[发明专利]杂散消除系统及其相关方法有效
申请号: | 201410589942.8 | 申请日: | 2014-10-28 |
公开(公告)号: | CN104639475B | 公开(公告)日: | 2018-05-29 |
发明(设计)人: | G·阿尔斯兰 | 申请(专利权)人: | 硅实验室公司 |
主分类号: | H04L25/03 | 分类号: | H04L25/03;H04B1/10 |
代理公司: | 北京纪凯知识产权代理有限公司 11245 | 代理人: | 赵蓉民 |
地址: | 美国德*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及杂散消除系统及其相关方法。所公开的杂散消除系统及其相关方法用于射频(RF)接收器和其他实现。公开的实施例通过确定哪些杂散将落在被选择调谐的信道内,利用杂散消除模块生成消除信号并从数字信息中减去该消除信号,从而有效地消除数字时钟信号或其他杂散源引起的杂散。所述消除信号最初能够被生成具有已知频率和未知杂散参数如振幅和相位的估计值。接着,使用数字反馈信号调节杂散参数。如果不确切地知道杂散频率,数字反馈信号也能够用于调节消除信号的频率。当多接收器系统内提供有多个接收路径时,多个杂散消除模块能够用于消除每个接收路径内数字时钟生成的杂散。 | ||
搜索关键词: | 杂散 消除信号 消除系统 数字反馈信号 接收路径 数字时钟信号 调谐 多接收器 数字时钟 数字信息 已知频率 接收器 有效地 减去 射频 信道 | ||
【主权项】:
1.一种杂散消除系统,包括:模数转换器即ADC,其被配置为接收射频输入信号即RF输入信号内的与信道关联的模拟信号,并且基于采样时钟,将所述模拟信号转换为数字信息;数字处理器,其被配置为基于数字时钟,从所述ADC接收并处理所述数字信息以及输出与所述信道关联的数字数据;数字时钟发生器,其被配置为基于振荡信号,向所述ADC输出所述采样时钟,并且向所述数字处理器输出所述数字时钟;杂散消除模块,其被配置为生成针对落入所述信道内的数字时钟杂散的杂散消除信号,其中所述杂散消除信号sk 通过以下等式表示: 其中,αk 表示估计振幅值, 表示估计相位值,ω0 表示与所述数字时钟杂散的标称杂散频率f0 以及所述采样时钟的采样频率fS 关联的角频率;并且其中,ω0 通过以下等式表示:ω0 =2π(f0 /fS );和组合器,其位于所述数字处理器内,被配置为从所述数字信息减去所述杂散消除信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于硅实验室公司,未经硅实验室公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201410589942.8/,转载请声明来源钻瓜专利网。