[发明专利]对称高速数字用户线SHDSL数据帧处理方法和装置有效

专利信息
申请号: 201410670704.X 申请日: 2014-11-20
公开(公告)号: CN104506273B 公开(公告)日: 2018-06-19
发明(设计)人: 刘庆;孙焕鹏;崔丹;邓明亮 申请(专利权)人: 中国航天科工集团第四研究院指挥自动化技术研发与应用中心
主分类号: H04L1/00 分类号: H04L1/00
代理公司: 北京润泽恒知识产权代理有限公司 11319 代理人: 兰淑铎
地址: 102308 北京市*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 本申请提供了一种对称高速数字用户线SHDSL数据帧处理方法和装置,包括:通过FPGA中的应用层调用FPGA中的驱动层,使用所述驱动层进行SHDSL专用芯片的初始化配置,初始化配置成功后,获得指示配置成功的状态信号;根据FPGA的所述状态信号启动原始数据帧与PCM码帧之间的转换,将转换后的PCM码发送给SHDSL专用芯片以生成SHDSL数据帧。因此,本申请解决了现有技术中原始数据帧与PCM码帧之间转换速率低以及SHDSL相关模块体积大,造成软硬件管理和维护难度高的问题。 1
搜索关键词: 对称高速数字用户线 初始化配置 方法和装置 数据帧处理 原始数据帧 专用芯片 状态信号 驱动层 转换 管理和维护 配置成功 软硬件 数据帧 应用层 调用 申请 成功
【主权项】:
1.一种对称高速数字用户线SHDSL数据帧处理方法,其特征在于,包括:通过FPGA中的应用层调用FPGA中的驱动层,使用所述驱动层进行SHDSL专用芯片的初始化配置,初始化配置成功后,获得指示配置成功的状态信号;根据FPGA的所述状态信号启动原始数据帧与PCM码帧之间的转换,将转换后的PCM码发送给SHDSL专用芯片以生成SHDSL数据帧;所述根据FPGA的所述状态信号启动原始数据帧与PCM码帧之间的转换的步骤包括:接收FPGA的所述状态信号,使用位宽扩展寄存器将原始数据帧转换为8位数据帧;将所述8位数据帧使用串行协议SLIP进行敏感值转换,获得转换后的数据帧;使用异步FIFO保存转换后的数据帧;使用移位寄存器对转换后的数据帧进行并串转换,获得PCM码。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国航天科工集团第四研究院指挥自动化技术研发与应用中心,未经中国航天科工集团第四研究院指挥自动化技术研发与应用中心许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201410670704.X/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top