[发明专利]一种基于时钟移相技术的多路AD同步方法有效
申请号: | 201410681631.4 | 申请日: | 2014-11-24 |
公开(公告)号: | CN104467852B | 公开(公告)日: | 2017-11-03 |
发明(设计)人: | 高飞;胡建;张伟 | 申请(专利权)人: | 中国电子科技集团公司第二十九研究所 |
主分类号: | H03M1/12 | 分类号: | H03M1/12 |
代理公司: | 西北工业大学专利中心61204 | 代理人: | 陈星 |
地址: | 610036 *** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提出一种基于时钟移相技术的多路AD同步方法,利用时钟芯片的移相功能,对AD的输出时钟与移相后的参考时钟的相位关系进行检测,并通过重启AD芯片改变AD输出时钟的相位,使得参考时钟信号与AD的输出时钟信号的相位关系能够固定,从而达到提高多路AD时间同步精度的目的。通过本方法可以将多路AD输出时钟信号相位调整到一致,同步精度<20ps(由时钟分配芯片通道间的一致性决定)。 | ||
搜索关键词: | 一种 基于 时钟 技术 ad 同步 方法 | ||
【主权项】:
一种基于时钟移相技术的多路AD同步方法,其特征在于:包括以下步骤:步骤1:通过布线保证n路AD芯片的输入时钟等长,n路AD芯片输入时钟的相位一致;步骤2:计算移相步进phase=360°/4/(fclkin/fclkout),移相次数N=4*(fclkin/fclkout),其中fclkin为AD芯片输入时钟信号clkin频率,fclkout为AD芯片输出时钟信号clkout频率;步骤3:选取AD1进行以下操作:步骤3.1:按照步骤2得到的移相步进和移相次数,借助时钟管理芯片,将AD1输出时钟信号以步进的方式连续移相;每移相一次,用移相时钟信号采集AD1输出信号得到1个码字,完成整个时钟周期的移相后,得到N个码字A1A2……AN;步骤3.2:对于得到N个码字A1A2……AN,若码字中的0在1之前,且0个数为M0,1的个数为M1,M0+M1=N,则得到参考时钟信号与AD1输出时钟信号的相差phaseAD1=M0*360°/4/(fclkin/fclkout);若码字中的1在0之前,且0之前的1的个数为MM1,0个数为MM0,则得到参考时钟信号与AD1输出时钟信号的相差phaseAD1=(MM1+MM0)*360°/4/(fclkin/fclkout);步骤4:对于其余n‑1个AD芯片分别进行以下操作,完成所有的AD芯片同步:步骤4.1:按照步骤2得到的移相步进和移相次数,借助时钟管理芯片,将ADi输出时钟信号以步进的方式连续移相,i=2,3,…,n;每移相一次,用移相时钟信号采集ADi输出信号得到1个码字,完成整个时钟周期的移相后,得到N个码字B1B2……BN;步骤4.2:对于得到N个码字B1B2……BN,若码字中的0在1之前,且0个数为W0,1的个数为W1,W0+W1=N,则得到参考时钟信号与ADi输出时钟信号的相差phaseADi=W0*360°/4/(fclkin/fclkout);若码字中的1在0之前,且0之前的1的个数为WW1,0个数为WW0,则得到参考时钟信号与ADi输出时钟信号的相差phaseADi=(WW1+WW0)*360°/4/(fclkin/fclkout);步骤4.3:若phaseADi不等于phaseAD1,则重启芯片ADi,重复步骤4.1和步骤4.2,直至phaseADi等于phaseAD1。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国电子科技集团公司第二十九研究所,未经中国电子科技集团公司第二十九研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201410681631.4/,转载请声明来源钻瓜专利网。
- 上一篇:一种水膜静电复合式烟尘净化器
- 下一篇:一种惯性空滤与喷淋吸附的烟气除尘装置