[发明专利]用于跨数据处理系统的接口的频率确定的系统和方法在审
申请号: | 201410699461.2 | 申请日: | 2014-11-27 |
公开(公告)号: | CN104731733A | 公开(公告)日: | 2015-06-24 |
发明(设计)人: | J·T·小霍拉瓦伊;C·F·马里诺;P·S·雷迪 | 申请(专利权)人: | 国际商业机器公司 |
主分类号: | G06F13/38 | 分类号: | G06F13/38 |
代理公司: | 北京市中咨律师事务所11247 | 代理人: | 于静,张亚非 |
地址: | 美国*** | 国省代码: | 暂无信息 |
权利要求书: | 暂无信息 | 说明书: | 暂无信息 |
摘要: | 本发明涉及一种用于跨数据处理系统的接口的频率确定的系统和方法。一个或多个系统、设备、方法和/或过程可确定处理器单元的最大高速缓存命令速率。所述处理器单元的接口被配置为耦合到多处理器系统的互连并被配置以便所述接口的第一部分向所述接口的第二部分提供信号,其中所述接口的所述第一部分使用已知频率操作并且所述接口的所述第二部分使用所述处理器单元的高速缓存频率操作;所述接口的所述第二部分传播所述信号;所述接口的所述第一部分从所述接口的所述第二部分接收所述信号;所述接口的所述第一部分基于所述已知频率、所述高速缓存频率和所述信号确定高速缓存命令速率;以及所述接口向所述互连提供指示所述高速缓存命令速率的信息。 | ||
搜索关键词: | 用于 数据处理系统 接口 频率 确定 系统 方法 | ||
【主权项】:
一种操作数据处理系统的方法,所述数据处理系统包括互连以及耦合到所述互连的多个处理节点,所述方法包括:所述多个处理节点中的第一处理节点的耦合到所述互连的接口的第一部分向所述接口的第二部分提供信号,其中所述接口的所述第一部分使用已知频率操作,并且所述接口的所述第二部分使用所述第一处理节点的高速缓存的频率操作;所述接口的所述第二部分传播所述信号;在所述接口的所述第二部分传播所述信号之后,所述接口的所述第一部分从所述接口的所述第二部分接收所述信号;在所述接口的所述第一部分从所述接口的所述第二部分接收所述信号之后,所述接口的所述第一部分基于所述已知频率、所述高速缓存的所述频率以及所述信号,确定高速缓存命令速率;以及所述接口向所述互连提供指示所述高速缓存命令速率的信息。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于国际商业机器公司,未经国际商业机器公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201410699461.2/,转载请声明来源钻瓜专利网。
- 上一篇:应用于M‑BUS接口通信的动态阈值比较电路
- 下一篇:一种带有相框的集线器