[发明专利]基于双核处理器的轨道交通变流器控制单元在审
申请号: | 201410845385.1 | 申请日: | 2014-12-31 |
公开(公告)号: | CN105807675A | 公开(公告)日: | 2016-07-27 |
发明(设计)人: | 刘可安;尚敬;罗云飞;戴计生;吕阳;李泽泉;李雪江 | 申请(专利权)人: | 南车株洲电力机车研究所有限公司 |
主分类号: | G05B19/042 | 分类号: | G05B19/042 |
代理公司: | 湖南兆弘专利事务所 43008 | 代理人: | 赵洪;周长清 |
地址: | 412001 湖*** | 国省代码: | 湖南;43 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种基于双核处理器的轨道交通变流器控制单元,包括一个以上的双核处理器、FPGA和CPLD,所述双核处理器包括DSP核和ARM核,所述DSP核用于实现实时算法控制,所述ARM核用于实现逻辑控制及对外通讯;所述FPGA用来进行速度计算及PWM脉冲锁存生成,并作为所述CPLD与所述双核处理器数据传输的中间站;所述CPLD用于对AD转化进行控制,对数字输入输出控制信号进行管理;所述CPLD与所述FPGA之间通过I/O口直接相连进行数据传输,所述FPGA与所述双核处理器之间通过通用并行接口uPP接口进行高速数据传输。本发明具有体积小、可提高运算速度、优化整体性能等优点。 | ||
搜索关键词: | 基于 处理器 轨道交通 变流器 控制 单元 | ||
【主权项】:
一种基于双核处理器的轨道交通变流器控制单元,其特征在于,包括一个以上的双核处理器(3)、FPGA (7)和CPLD(8),所述双核处理器(3)包括DSP核(2)和ARM核(1),所述DSP核(2)用于实现实时算法控制,所述ARM核(1)用于实现逻辑控制及对外通讯;所述FPGA (7)用来进行速度计算及PWM脉冲锁存生成,并作为所述CPLD(8)与所述双核处理器(3)数据传输的中间站;所述CPLD(8)用于对AD转化进行控制,对数字输入输出控制信号进行管理;所述CPLD(8)与所述FPGA(7)之间通过I/O口直接相连进行数据传输,所述FPGA(7)与所述双核处理器(3)之间通过通用并行接口uPP接口(12)进行高速数据传输。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于南车株洲电力机车研究所有限公司,未经南车株洲电力机车研究所有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201410845385.1/,转载请声明来源钻瓜专利网。