[实用新型]一种用于CPT钟的3.4G数字锁相倍频器有效
申请号: | 201420074957.6 | 申请日: | 2014-02-21 |
公开(公告)号: | CN203708219U | 公开(公告)日: | 2014-07-09 |
发明(设计)人: | 赵海清 | 申请(专利权)人: | 成都天奥电子股份有限公司 |
主分类号: | H03L7/18 | 分类号: | H03L7/18 |
代理公司: | 成都顶峰专利事务所(普通合伙) 51224 | 代理人: | 李崧岩 |
地址: | 610000 四川省成*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型公开了一种用于CPT钟的3.4G数字锁相倍频器,主要解决了现有技术中存在的数字锁相倍频电路很难实现高性能的CPT钟的问题。该一种用于CPT钟的3.4G数字锁相倍频器包括锁相环芯片,输入端与锁相环芯片相连的环路滤波器,输入端与环路滤波器相连的压控振荡器,输入端与压控振荡器相连的功分器,输入端分别与功分器相连的衰减器和正交混频器,输出端分别与锁相环芯片相连的压控温补晶振和FPGA,输入端与FPGA相连、输出端与正交混频器相连的两路D/A转换器,所述正交混频器的输出端与锁相环芯片相连,所述压控温补晶振的输出端与FPGA相连。通过上述方案,本实用新型达到了技术指标较优、数字化程度高且实施方便的目的,具有很高的实用价值和推广价值。 | ||
搜索关键词: | 一种 用于 cpt 3.4 数字 倍频器 | ||
【主权项】:
一种用于CPT钟的3.4G数字锁相倍频器,其特征在于,包括锁相环芯片,输入端与锁相环芯片相连的环路滤波器,输入端与环路滤波器相连的压控振荡器,输入端与压控振荡器相连的功分器,输入端分别与功分器相连的衰减器和正交混频器,输出端分别与锁相环芯片相连的压控温补晶振和FPGA,输入端与FPGA相连、输出端与正交混频器相连的两路D/A转换器,所述正交混频器的输出端与锁相环芯片相连,所述压控温补晶振的输出端与FPGA相连。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于成都天奥电子股份有限公司,未经成都天奥电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201420074957.6/,转载请声明来源钻瓜专利网。
- 上一篇:一种收音机频率显示装置
- 下一篇:触发延时电路