[实用新型]一种MCU芯片分频时钟校正装置有效
申请号: | 201420403988.1 | 申请日: | 2014-07-21 |
公开(公告)号: | CN204065907U | 公开(公告)日: | 2014-12-31 |
发明(设计)人: | 齐凡;谢韶波;温志超 | 申请(专利权)人: | 深圳市芯海科技有限公司 |
主分类号: | G06F1/14 | 分类号: | G06F1/14 |
代理公司: | 深圳市凯达知识产权事务所 44256 | 代理人: | 刘大弯 |
地址: | 518067 广东省深圳市南山*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型公开了一种MCU芯片分频时钟校正装置,其该装置包括有时钟模块,时钟分频电路,校正寄存器,校正接口、存储器及校正装置,其中,时钟模块,时钟分频电路,校正寄存器,校正接口、存储器设置于芯片内部,校正装置设置于芯片外部;在时钟校正时,由外部的校正装置将校正值通过校正接口写入校正寄存器,时钟模块根据校正值调整时钟,经过时钟分频电路将时钟输出,外部校正装置根据时钟输出,调整校正值直到找到时钟偏差最小的校正值,并计算出与实际频率之间的偏差值,将校正值和时钟偏差写入芯片内部存储器中。 | ||
搜索关键词: | 一种 mcu 芯片 分频 时钟 校正 装置 | ||
【主权项】:
一种MCU芯片分频时钟校正装置,其特征在于所述装置包括有时钟模块、时钟分频电路、校正寄存器,校正接口、存储器及校正装置,其中,时钟模块,时钟分频电路,校正寄存器,校正接口、存储器设置于芯片内部,校正装置设置于芯片外部;时钟模块用于产生内部时钟,时钟分频电路用于产生分频时钟,校正寄存器用于配置时钟校正值,时钟模块连接时钟分频电路,与校正装置进行通讯;校正寄存器连接校正接口,校正接口分别与校正装置和存储器进行通讯;校正接口用于与外部校正装置通信,将校正值写入校正寄存器中,将最后的校正值和偏差写入存储器中;同时,校正寄存器将校正值反馈给时钟模块,外部的校正装置用于时钟采样和时钟的精度计算。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市芯海科技有限公司,未经深圳市芯海科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201420403988.1/,转载请声明来源钻瓜专利网。
- 上一篇:一种防止热水泵水冷室盖推出装置
- 下一篇:一种可伸缩吸管式勺子