[实用新型]支持PAL-D视频叠加的VGA显示模块结构有效
申请号: | 201420580196.1 | 申请日: | 2014-10-09 |
公开(公告)号: | CN204104030U | 公开(公告)日: | 2015-01-14 |
发明(设计)人: | 张世强;张凯;宁立革 | 申请(专利权)人: | 天津市英贝特航天科技有限公司 |
主分类号: | H04N5/765 | 分类号: | H04N5/765;H04N21/41;G06F3/14 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 300384 天津市南开区华苑产业区*** | 国省代码: | 天津;12 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种支持PAL-D视频叠加的VGA显示模块结构,上述VGA显示模块结构包括:VGA输入接口、CVBS输入接口、视频解码图像叠加芯片、FPGA芯片、视频编码芯片和VGA输出接口;VGA输入接口和CVBS输入接同时与视频解码图像叠加芯片相连接,视频解码图像叠加芯片、FPGA芯片、视频编码芯片和VGA输出接口依次顺序连接。VGA显示信号由VGA输入接口、PAL-D标准信号由CVBS输入接口输入到视频解码图像叠加芯片,信号依次经过FPGA芯片、视频编码芯片,最终由VGA输出接口输出。本实用新型解决了计算机VGA显示画面与CVBS接口PAL-D信号叠加显示的问题,结构简单,便于实际应用。 | ||
搜索关键词: | 支持 pal 视频 叠加 vga 显示 模块 结构 | ||
【主权项】:
一种支持PAL‑D视频叠加的VGA显示模块结构,其特征在于:上述VGA显示模块结构包括:VGA输入接口、CVBS输入接口、视频解码图像叠加芯片、FPGA 芯片、视频编码芯片和VGA输出接口;VGA输入接口和CVBS输入接同时与视频解码图像叠加芯片相连接,视频解码图像叠加芯片、FPGA 芯片、视频编码芯片和VGA输出接口依次顺序连接。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于天津市英贝特航天科技有限公司,未经天津市英贝特航天科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201420580196.1/,转载请声明来源钻瓜专利网。