[实用新型]—种基于FPGA的S模式二次雷达解码器有效
申请号: | 201420682250.3 | 申请日: | 2014-11-15 |
公开(公告)号: | CN204177961U | 公开(公告)日: | 2015-02-25 |
发明(设计)人: | 李朋;徐瑾;王为 | 申请(专利权)人: | 安徽四创电子股份有限公司 |
主分类号: | G01S7/02 | 分类号: | G01S7/02;G01S13/74 |
代理公司: | 合肥金安专利事务所 34114 | 代理人: | 吴娜 |
地址: | 230088 安徽*** | 国省代码: | 安徽;34 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型涉及一种基于FPGA的S模式二次雷达解码器,包括功率相位处理电路,其输入端与接收机的三路中频信号输出端相连,其输出端与脉冲处理电路的输入端相连,脉冲处理电路的输出端分别与S模式解码电路、二次雷达常规模式解码电路的输入端相连,S模式解码电路、二次雷达常规模式解码电路的输出端均与点航迹处理器的输入端相连。本实用新型所有的模块全部在一片可编程门阵列FPGA控制器中完成,充分利用FPGA控制器高速、高性能、并行处理的特点,提高了雷达处理的效率,具有结构紧凑,稳定性高,处理速度快,实现灵活等优点。 | ||
搜索关键词: | 基于 fpga 模式 二次 雷达 解码器 | ||
【主权项】:
一种基于FPGA的S模式二次雷达解码器,其特征在于:包括功率相位处理电路(1),其输入端与接收机的三路中频信号输出端相连,其输出端与脉冲处理电路(2)的输入端相连,脉冲处理电路(2)的输出端分别与S模式解码电路(3)、二次雷达常规模式解码电路(4)的输入端相连,S模式解码电路(3)、二次雷达常规模式解码电路(4)的输出端均与点航迹处理器的输入端相连。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于安徽四创电子股份有限公司,未经安徽四创电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201420682250.3/,转载请声明来源钻瓜专利网。