[实用新型]一种数字信号自动同步装置有效
申请号: | 201420803498.0 | 申请日: | 2014-12-18 |
公开(公告)号: | CN204334594U | 公开(公告)日: | 2015-05-13 |
发明(设计)人: | 金正;周兴;潘涵;夏春刚;王猛;王京月 | 申请(专利权)人: | 北京三维通信高技术有限公司 |
主分类号: | H04J3/06 | 分类号: | H04J3/06 |
代理公司: | 北京国林贸知识产权代理有限公司 11001 | 代理人: | 李富华 |
地址: | 100190 北京市*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型公开了属于工业自动化设备领域的一种数字信号自动同步装置。在方形机箱内。本装置将成帧器、解帧器、锁相环、数字处理电路集成在一块FPGA芯片内,其中数字处理电路为1-8个同步、异步数据转换器,FPGA芯片外围与1-8个异步数据接口电路、晶体振荡器和2M接口电路连接,电源分别连接FPGA芯片、2048kMHz的时钟晶体振荡器和锁相环用65.536MHz晶体振荡器和各异步数据接口电路。采用220V(AC)或-48V(DC) 的电源供电。本实用新型将多路异步数据转换为通信常用的2048kbit/s数据,可方便的在已有的SDH、PDH光纤、微波传输线路中进行远距离传输。可直接与各种异步串行接口相连接,可避免多次A/D ﹑ D/A转换,提高通信质量。 | ||
搜索关键词: | 一种 数字信号 自动 同步 装置 | ||
【主权项】:
一种数字信号自动同步装置,其特征在于,将成帧器、解帧器、锁相环、数字处理电路集成在一块FPGA芯片内,FPGA芯片外围与1‑8个异步数据接口电路、2048kMHz的时钟晶体振荡器和锁相环用65.536MHz晶体振荡器和2M接口电路连接,电源分别连接FPGA芯片、2048kMHz的时钟晶体振荡器和锁相环用65.536MHz晶体振荡器和各异步数据接口电路。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京三维通信高技术有限公司,未经北京三维通信高技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201420803498.0/,转载请声明来源钻瓜专利网。
- 上一篇:一种超低相位噪声基准源远距离传输装置
- 下一篇:单孔多通路的光收发器