[发明专利]提高处理器中返回分支指令的执行速度的方法有效
申请号: | 201480013935.1 | 申请日: | 2014-03-14 |
公开(公告)号: | CN105144084B | 公开(公告)日: | 2018-03-20 |
发明(设计)人: | 罗德尼·韦恩·史密斯;杰弗里·M·斯科特米勒;迈克尔·斯科特·麦克勒瓦伊内;布莱恩·迈克尔·斯坦普尔;梅林达·J·布朗;达朗·尤金·施特雷特 | 申请(专利权)人: | 高通股份有限公司 |
主分类号: | G06F9/30 | 分类号: | G06F9/30;G06F9/38 |
代理公司: | 北京律盟知识产权代理有限责任公司11287 | 代理人: | 宋献涛 |
地址: | 美国加利*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明揭示一种用于通过利用链接寄存器堆栈在处理器中执行调用分支指令与返回分支指令的设备和方法。所述处理器包含初始化到0、且每当所述处理器解码除调用分支指令以外的链接寄存器操控指令时设定到0的分支计数器。每当解码调用分支指令且地址被推送到所述链接寄存器堆栈上时,所述分支计数器递增1。响应于解码返回分支指令且假如所述分支计数器不是0,所述经解码的返回分支指令的目标地址被从所述链接寄存器堆栈弹出,所述分支计数器递减,且不需要检查所述目标地址的正确性。 | ||
搜索关键词: | 提高 处理器 返回 分支 指令 执行 速度 方法 | ||
【主权项】:
一种用于在处理器中执行调用分支指令与返回分支指令的方法,所述方法包括:每次所述处理器解码除分支指令以外的任何对链接寄存器进行写入的指令的时候,设定计数器到初始值;响应于所述处理器解码调用分支指令,将下一指令的地址推送到链接寄存器堆栈上,并且将所述计数器递增常数;以及响应于所述处理器解码返回分支指令,将所述计数器反向递增所述常数;以及响应于所述处理器解码所述返回分支指令及所述计数器不等于所述初始值的结合,从所述链接寄存器堆栈弹出用于所述返回分支指令的目标地址,及完成所述返回分支指令的执行,无需检查所述目标地址的正确性。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于高通股份有限公司,未经高通股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201480013935.1/,转载请声明来源钻瓜专利网。
- 上一篇:信息处理系统、信息处理方法和程序
- 下一篇:三级减速无刷电机壳体总成