[发明专利]用于控制电路输入输出时序的方法和系统有效

专利信息
申请号: 201480065422.5 申请日: 2014-09-29
公开(公告)号: CN105814551B 公开(公告)日: 2019-08-30
发明(设计)人: A·蒂瓦里;I·K·达姆;P·穆尔蒂;V·B·班赛尔 申请(专利权)人: 德克萨斯仪器股份有限公司
主分类号: G06F13/42 分类号: G06F13/42
代理公司: 北京纪凯知识产权代理有限公司 11245 代理人: 赵志刚;赵蓉民
地址: 美国德*** 国省代码: 美国;US
权利要求书: 查看更多 说明书: 查看更多
摘要: 在所描述示例中,集成电路(IC)(100)包括输入/输出(I/O)端(106),信号通过该输入/输出(I/O)端(106)进入或离开IC(100)。另外,IC(100)包括I/O时序模块(102),其配置为增加传播延迟至在IC(100)的I/O端(106)和I/O子系统(104)之间传递的信号。I/O时序模块(102)包括与每个I/O端(106)相关的延迟元件、与每个I/O端(106)相关的控制寄存器、存储器和I/O延迟控制逻辑。控制寄存器耦合到与I/O端(106)相关的延迟元件中的每个。存储器用延迟信息编码。I/O延迟控制逻辑被配置为通过选择延迟元件中的哪个将被应用以基于存储在存储器中的延迟信息产生传播延迟,初始化与每个I/O端(106)相关的传播延迟。
搜索关键词: 用于 控制电路 输入输出 时序 方法 系统
【主权项】:
1.一种集成电路即IC,包括:多个输入/输出端即I/O端,信号通过所述I/O端进入或离开所述IC;和I/O时序模块,其被配置为增加传播延迟至在所述IC的所述I/O端和I/O子系统之间传递的信号,所述I/O时序模块包括:与每个所述I/O端相关的多个延迟元件;与每个所述I/O端相关的并耦合至与所述I/O端相关的所述延迟元件中的每个的控制寄存器,其中每个控制寄存器存储选择数据,用于选择相关的I/O端的延迟元件;用延迟信息编码的非易失性存储器;和I/O延迟控制逻辑,其被配置为通过以下初始化与每个所述I/O端相关的所述传播延迟:从所述非易失性存储器检索相应的延迟信息;确定所述延迟元件中的哪个能够结合以产生所述传播延迟;和写数据到相关的控制寄存器,用于选择所述延迟元件中的哪个将被应用以产生所确定的传播延迟。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于德克萨斯仪器股份有限公司,未经德克萨斯仪器股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201480065422.5/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top