[发明专利]基于FPGA的PWM死区时间生成方法在审
申请号: | 201510034987.3 | 申请日: | 2015-01-25 |
公开(公告)号: | CN104734678A | 公开(公告)日: | 2015-06-24 |
发明(设计)人: | 刘松斌;王海星;姜建国;王道军;田金艳;梁冬原 | 申请(专利权)人: | 东北石油大学 |
主分类号: | H03K7/08 | 分类号: | H03K7/08 |
代理公司: | 哈尔滨东方专利事务所 23118 | 代理人: | 曹爱华 |
地址: | 163319 黑龙江省*** | 国省代码: | 黑龙江;23 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及的是基于FPGA的PWM死区时间生成方法,这种基于FPGA的PWM死区时间生成方法:一、在DSP中将低频正弦波与高频三角波进行比较,将正弦波调制成两路高频互补的PWM波,输出到FPGA中;二、利用LabVIEW平台,在单周期循环中捕捉PWM信号的上升沿,当判断出上升沿时设置延时参数M,此时输出低电平;每次循环将参数M减一,直到参数为零时,输出高电平;FPGA晶振为40MHz,单周期循环时间为25ns,从而实现了 ns的延时输出,通过调节参数M可实现死区时间的控制,死区时间=;三、将程序编译为位文件下载到FPGA中,实现了基于FPGA的PWM死区时间生成。本发明在FPGA中执行死区程序,程序运行精确可靠,死区时间可以精确到纳秒级别远高于传统的微处理器。 | ||
搜索关键词: | 基于 fpga pwm 死区 时间 生成 方法 | ||
【主权项】:
一种基于FPGA的PWM死区时间生成方法,其特征在于:这种基于FPGA的PWM死区时间生成方法:一、在DSP中将低频正弦波与高频三角波进行比较,将正弦波调制成两路高频互补的PWM波,输出到FPGA中;二、利用LabVIEW平台,在单周期循环中捕捉PWM信号的上升沿,当判断出上升沿时设置延时参数M,此时输出低电平;每次循环将参数M减一,直到参数为零时,输出高电平;FPGA晶振为40MHz,单周期循环时间为25ns,从而实现了ns的延时输出,通过调节参数M可实现死区时间的控制,死区时间=,式中其中,M为死区时间参数,H为FPGA晶振,H的单位为MHz;三、将程序编译为位文件下载到FPGA中,实现了基于FPGA的PWM死区时间生成。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于东北石油大学;,未经东北石油大学;许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201510034987.3/,转载请声明来源钻瓜专利网。