[发明专利]用TFF组成的QCG电路有效
申请号: | 201510096488.7 | 申请日: | 2015-03-04 |
公开(公告)号: | CN104639112B | 公开(公告)日: | 2017-06-16 |
发明(设计)人: | 不公告发明人 | 申请(专利权)人: | 浙江工商大学 |
主分类号: | H03K3/02 | 分类号: | H03K3/02 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 310012 浙*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及一种用TFF组成的QCG电路的设计问题。由于QC有着较大的信息量,它在相关研究文献中已经得到应用而显示出一定的优势。而目前QC信号只能由模拟软件仿真生成,国内外还没有简单而实用的集成电路可以生成QC信号。这里发明一种基于TFF的QC信号产生电路,即QCG电路,它主要由门电路、两种TFF以及MOS管组成。本发明即用TFF组成的QCG电路解决了目前不能由集成电路产生QC信号的问题,使得QC信号可以进行实际应用。模拟表明用TFF组成的QCG电路功能正确;另外,对发明的电路进行分析后表明,本发明的电路结构简单,性能高,且易于在电路里进行实际应用。 | ||
搜索关键词: | tff 组成 qcg 电路 | ||
【主权项】:
一种用TFF组成的QCG电路,用输入的二值时钟CLK及其反信号产生出序列为0→1→2→3→2→1→0的四值时钟QCLK,它包括两个二输入或门G1和G2、一个下降沿触发的T触发器FF0、一个上升沿触发的T触发器FF1、标记为P1、P2、P3和P4的四个PMOS管和标记为N1、N2、N3和N4的四个NMOS管;首先,用所述T触发器FF0和FF1对二值时钟CLK进行三分频,分别得到在CLK下降沿处和上升沿处改变状态的三分频输出信号Q0和Q1,它们的占空比分别为33.3%和66.7%,信号和分别是Q0和Q1的反信号;然后,用所述四个PMOS管和所述四个NMOS管组成产生四值时钟的MOS管网络,其电路为所述PMOS管P1的源极和漏极分别与逻辑值3的信号源和所述PMOS管P2的源极相接,所述PMOS管P3的源极和漏极分别与逻辑值2的信号源和所述PMOS管P4的源极相接,所述NMOS管N1的源极和漏极分别与逻辑值1的信号源和所述NMOS管N2的源极相接,所述NMOS管N3的源极和漏极分别与电源地和所述NMOS管N4的源极相接,所述MOS管P2、P4、N2和N4的漏极连接在一起作为四值时钟QCLK的输出端;最后,用CLK、和控制所述MOS管网络产生四值时钟QCLK;所述用TFF组成的QCG电路,其特征在于:所述T触发器FF0和FF1的输入信号表达式分别为T0=Q0+Q1和所述输入信号表达式T0=Q0+Q1和在电路上实现为信号Q0和Q1接入或门G1的两个输入端,G1的输出接入信号T0,输出信号和接入或门G2的两个输入端,G2的输出接入信号T1;控制所述MOS管网络的信号具体连接为信号CLK、CLK、和分别与所述MOS管P1、P2、P3、P4、N1、N2、N3和N4的栅极相接。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于浙江工商大学,未经浙江工商大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201510096488.7/,转载请声明来源钻瓜专利网。
- 上一篇:一种报文快速转发的方法和装置
- 下一篇:一种收件人通过自助设备收件的方法