[发明专利]一种基于delta sigma原理的时钟调整系统及方法在审
申请号: | 201510102078.9 | 申请日: | 2015-03-09 |
公开(公告)号: | CN104702365A | 公开(公告)日: | 2015-06-10 |
发明(设计)人: | 王浩;李光瑜;郑林;冯波;胡杰;蔡林洋 | 申请(专利权)人: | 烽火通信科技股份有限公司 |
主分类号: | H04J3/06 | 分类号: | H04J3/06 |
代理公司: | 北京捷诚信通专利事务所(普通合伙) 11221 | 代理人: | 王卫东 |
地址: | 430074 湖北省武*** | 国省代码: | 湖北;42 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种基于delta sigma原理的时钟调整系统及方法,涉及通信技术领域,该系统包括业务平滑模块、时钟提取模块、DDS控制模块,所述业务平滑模块,用于对时间周期内进入双端口RAM的数据统计信息进行求均值处理,得到该时间周期内的均值信息;所述双端口RAM包括同步缓存RAM和异步缓存RAM;时钟提取模块,根据所述均值信息,产生时钟调整信息;DDS控制模块,用于将所述时钟调整信息转换成DDS的控制信息,实现对DDS输出时钟的调整。本发明能够避免时钟瞬间波动剧烈和时钟长期漂移,解决了数据业务丢失和时钟性能指标低下的问题。 | ||
搜索关键词: | 一种 基于 delta sigma 原理 时钟 调整 系统 方法 | ||
【主权项】:
一种基于delta sigma原理的时钟调整系统,其特征在于:包括业务平滑模块、时钟提取模块、DDS控制模块,所述业务平滑模块,用于对时间周期内进入双端口RAM的数据统计信息进行求均值处理,得到该时间周期内的均值信息;所述双端口RAM包括同步缓存RAM和异步缓存RAM;时钟提取模块,根据所述均值信息,产生时钟调整信息;DDS控制模块,用于将所述时钟调整信息转换成DDS的控制信息,实现对DDS输出时钟的调整。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于烽火通信科技股份有限公司;,未经烽火通信科技股份有限公司;许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201510102078.9/,转载请声明来源钻瓜专利网。