[发明专利]像素电路、显示装置及其驱动方法在审
申请号: | 201510158292.6 | 申请日: | 2015-04-03 |
公开(公告)号: | CN104715725A | 公开(公告)日: | 2015-06-17 |
发明(设计)人: | 尹静文;王俪蓉 | 申请(专利权)人: | 京东方科技集团股份有限公司 |
主分类号: | G09G3/32 | 分类号: | G09G3/32 |
代理公司: | 北京天昊联合知识产权代理有限公司 11112 | 代理人: | 彭瑞欣;陈源 |
地址: | 100015 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供一种像素电路,包括电源端、驱动薄膜晶体管、发光件、数据写入模块和存储模块,驱动薄膜晶体管的栅极与存储模块的第一端相连,驱动薄膜晶体管的第一极与电源端相连,第二极与发光件的阳极相连,且驱动薄膜晶体管的第二极还与存储模块的第二端相连,数据写入模块至少在发光阶段将数据电压提供给驱动薄膜晶体管的栅极,电源端能够在数据写入阶段之前提供低电平电压,存储模块能够在电源端提供低电平电压时将驱动薄膜晶体管的栅极和第二极连接,并且电源端能够在数据写入阶段以及数据写入阶段以后提供高电平。本发明还提供一种显示装置和一种驱动方法,所述显示装置显示时,发光件的亮度不会随驱动薄膜晶体管的阈值漂移而变化。 | ||
搜索关键词: | 像素 电路 显示装置 及其 驱动 方法 | ||
【主权项】:
一种像素电路,所述像素电路包括电源端、驱动薄膜晶体管、发光件、数据写入模块和存储模块,其特征在于,所述驱动薄膜晶体管的栅极与所述存储模块的第一端相连,所述驱动薄膜晶体管的第一极与所述电源端相连,所述驱动薄膜晶体管的第二极与所述发光件的阳极相连,且所述驱动薄膜晶体管的第二极还与所述存储模块的第二端相连,所述数据写入模块用于在数据写入阶段将数据电压写入所述存储模块,所述存储模块用于存储数据写入阶段的数据电压,并至少在发光阶段将所述数据电压提供给所述驱动薄膜晶体管的栅极,所述电源端能够在数据写入阶段之前提供低电平电压,所述存储模块能够在所述电源端提供低电平电压时将所述驱动薄膜晶体管的栅极和第二极连接,以使得所述存储模块放电并存储驱动薄膜晶体管的阈值电压,并且所述电源端能够在数据写入阶段以及数据写入阶段以后提供高电平。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京东方科技集团股份有限公司;,未经京东方科技集团股份有限公司;许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201510158292.6/,转载请声明来源钻瓜专利网。
- 上一篇:显示设备、控制器以及相关操作方法
- 下一篇:显示装置及其像素电路和驱动方法