[发明专利]一种PVIB专业虚拟仪器总线有效
申请号: | 201510177563.2 | 申请日: | 2015-04-15 |
公开(公告)号: | CN105045748B | 公开(公告)日: | 2018-02-13 |
发明(设计)人: | 杨旻;杨珣 | 申请(专利权)人: | 四川拓普测控科技有限公司 |
主分类号: | G06F13/40 | 分类号: | G06F13/40 |
代理公司: | 成都弘毅天承知识产权代理有限公司51230 | 代理人: | 杨保刚,徐金琼 |
地址: | 610000 四川省成都*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种PVIB专业虚拟仪器总线,涉及总线技术领域,其主旨在于提供一个集模拟信号调理、传输、采集与数字信号传输、存储为一体的总线标准,其技术方案包括PVIB母板、信号调理插接模块、数据采集插接模块;PVIB母板上设置有槽位,槽位包括16个模拟信号槽位、16个数字信号槽位和3个功能扩展槽位;信号调理插接模块与数据采集插接模块对接在PVIB木板上的槽位之间。本申请集模拟信号与数字信号为一体的开放式标准仪器总线;通道集成度高,支持112路并行采集通道和上千路串行采集通道;基于高速同步时钟信号和高速同步触发信号可实现多模块通道间的高速同步测量。 | ||
搜索关键词: | 一种 pvib 专业 虚拟仪器 总线 | ||
【主权项】:
一种PVIB专业虚拟仪器总线,其特征在于:包括PVIB母板、信号调理插接模块、数据采集插接模块;PVIB母板上设置有槽位,槽位包括16个模拟信号槽位(9)、16个数字信号槽位(10)和3个功能扩展槽位(8);信号调理插接模块与数据采集插接模块对接在PVIB母板上的槽位之间;还包括TopHDBus快速总线传输接口,完成多个模块间的数据传输,TopHDBus快速总线传输接口包括PVIB内核单元的FPGA和2片DDR2外部存储器以及周边电路,FPGA内部采用Bus‑LVDS应用模块和双DDR存储乒乓切换应用模块;其中Bus‑LVDS应用模块的Bus‑LVDS发送器使用两根单端输出缓冲,其中第二根输出缓冲反向,Bus‑LVDS的接收器采用标准LVDS输入缓冲器,发送器和接受器共用引脚,当需要通过接受器接受信号时,通过一根输出使能(OE)来形成三态门;Bus‑LVDS双向传输需要在总线的两个末端设置终端,终端电阻与总线差动阻抗相匹配,这个电阻将由总线上的负载决定,增加负载将会降低总线差动阻抗;在这两个总线终端上,输入缓冲器的两个信号之间不需要终端,输出缓冲器用一个信号串行电阻以匹配输出缓冲器与传输线之间的阻抗;其中双DDR存储乒乓切换应用模块,采用2片DDR2切换读写数据,当数据写入其中一片DDR2时,另一片DDR2用于读出数据,从而实现数据在2片DDR2乒乓式读写操作。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于四川拓普测控科技有限公司,未经四川拓普测控科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201510177563.2/,转载请声明来源钻瓜专利网。