[发明专利]强制处理器进入低功率状态有效
申请号: | 201510225652.X | 申请日: | 2015-05-06 |
公开(公告)号: | CN105183128B | 公开(公告)日: | 2021-02-26 |
发明(设计)人: | E·威斯曼;Y·艾奇克;D·拉杰万;N·罗森茨维格;E·罗特姆;B·库珀;P·S·迪芬伯格;G·M·特尔林;M·米谢利;N·舒尔曼;I·梅拉米德;N·托克曼;A·詹德勒;A·吉恩;Y·萨宾;H·阿布萨拉;E·纳坦森 | 申请(专利权)人: | 英特尔公司 |
主分类号: | G06F1/3203 | 分类号: | G06F1/3203;G06F1/324;G06F1/3287 |
代理公司: | 上海专利商标事务所有限公司 31100 | 代理人: | 毛力 |
地址: | 美国加利*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 在一个实施例中,处理器封装包括:多个核和功率控制器。功率控制器可包括硬件轮停(HDC)逻辑,所述硬件轮停(HDC)逻辑导致其中一个核的至少一个逻辑处理器进入强制的空闲状态的,尽管该逻辑处理器具有工作负荷要执行。另外,如果至少一个其他逻辑处理器被阻止进入强制的空闲状态,HDC逻辑还可以导致该逻辑处理器在空闲时间段之前退出强制的空闲状态。描述并要求保护其他诸个实施例。 | ||
搜索关键词: | 强制 处理器 进入 功率 状态 | ||
【主权项】:
一种用于启用强制的空闲状态的处理器,包括:多个核,其中每一个核都独立地执行指令;以及功率控制器,所述功率控制器耦合到所述多个核,并包括硬件轮停(HDC)逻辑,用于导致所述多个核中的一个的至少一个逻辑处理器当所述至少一个逻辑处理器具有工作负荷要执行时进入强制的空闲状态,并且如果所述多个核的至少一个其他逻辑处理器被阻止进入所述强制的空闲状态,则导致所述至少一个逻辑处理器在空闲时间段结束之前退出所述强制的空闲状态。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201510225652.X/,转载请声明来源钻瓜专利网。
- 上一篇:带发电装置的脚踏节拍器
- 下一篇:高分子纳米加热机组