[发明专利]堆叠电子装置及其制造方法有效
申请号: | 201510230562.X | 申请日: | 2015-05-08 |
公开(公告)号: | CN106206409B | 公开(公告)日: | 2019-05-07 |
发明(设计)人: | 焦佑钧;詹东义;林晨曦;何家骅;詹孟璋;周信宏 | 申请(专利权)人: | 华邦电子股份有限公司 |
主分类号: | H01L21/768 | 分类号: | H01L21/768;H01L23/538;H01L23/535 |
代理公司: | 北京三友知识产权代理有限公司 11127 | 代理人: | 贾磊 |
地址: | 中国台*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供了一种堆叠电子装置及其制造方法,其中,堆叠电子装置的制造方法包括:进行一第一三维打印,以在一第一基底上形成一第一绝缘层以及多个第一重布线层;进行一第二三维打印,以于第一绝缘层上形成一第二基底以及电连接至第一重布线层的多个基底通孔电极;进行一第三三维打印,以于第二基底上形成一第二绝缘层以及电连接至基底通孔电极的多个第二重布线层;将一第三基底的多个接点接合至第二重布线层,使第三基底装设于第二绝缘层上。本发明也提供以上述方法制造的堆叠电子装置。本发明可以缩短基底通孔电极的制造时间,还可有效简化制造堆叠电子装置的工艺步骤及降低制造成本。 | ||
搜索关键词: | 堆叠 电子 装置 及其 制造 方法 | ||
【主权项】:
1.一种堆叠电子装置的制造方法,其特征在于,所述堆叠电子装置的制造方法包括:提供一第一基底;进行一第一三维打印,以于该第一基底上形成一第一绝缘层以及多个第一重布线层,其中所述第一重布线层嵌入于该第一绝缘层内;进行一第二三维打印,以于该第一绝缘层上形成一第二基底以及多个基底通孔电极,其中所述基底通孔电极贯穿该第二基底且电连接至所述第一重布线层;进行一第三三维打印,以于该第二基底上形成一第二绝缘层以及多个第二重布线层,其中所述第二重布线层嵌入于该第二绝缘层内且电连接至所述基底通孔电极;以及将一第三基底的多个接点接合至所述第二重布线层,使该第三基底装设于该第二绝缘层上。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华邦电子股份有限公司,未经华邦电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201510230562.X/,转载请声明来源钻瓜专利网。
- 同类专利
- 专利分类
H01 基本电气元件
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造