[发明专利]一种像素驱动电路在审
申请号: | 201510230853.9 | 申请日: | 2015-05-08 |
公开(公告)号: | CN106205465A | 公开(公告)日: | 2016-12-07 |
发明(设计)人: | 田朝勇 | 申请(专利权)人: | 四川虹视显示技术有限公司 |
主分类号: | G09G3/32 | 分类号: | G09G3/32 |
代理公司: | 成都宏顺专利代理事务所(普通合伙) 51227 | 代理人: | 王伟 |
地址: | 611731 四川省成*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种像素驱动电路,包括:第一晶体管、第二晶体管、第三晶体管、第四晶体管、第五晶体管、第六晶体管,第一电容和发光器件,通过六个晶体管连接的设置,以及PLC对相应驱动时序的控制,使第二晶体管的阈值电压与第一晶体管的阈值电压相抵消,从而使得发光阶段流过发光器件的驱动电流不受第一晶体管的阈值电压的影响,因而各像素电路中发光器件的亮度是一致的,可以确保整个显示屏亮度的均匀性。 | ||
搜索关键词: | 一种 像素 驱动 电路 | ||
【主权项】:
一种像素驱动电路,其特征在于,包括:第一晶体管、第二晶体管、第三晶体管、第四晶体管、第五晶体管、第六晶体管,第一电容和发光器件,其中,第三晶体管的源极与外部电源相连,漏极与第一晶体管的源极相连;第六晶体管的源极与第一晶体管的漏极、发光器件的阳极、第一电容的第一端相连;发光器件的阴极耦接至地电位;第四晶体管的源极与外部电源相连,第四晶体管的漏极、第二晶体管的源极和第五晶体管的源极相连,第五晶体管的漏极、第二晶体管的栅极、第一晶体管的栅极、第一电容的第二端相连;第二晶体管的漏极与PLC相连;第五晶体管的栅极和第六晶体管的栅极与PLC相连;第四晶体管的栅极与PLC相连;第三晶体管的栅极与PLC相连;第六晶体管的漏极与PLC相连;所述第一晶体管、第二晶体管、第三晶体管、第四晶体管、第五晶体管和第六晶体管为N沟道多晶硅薄膜晶体管,所述PLC分别向第五晶体管的栅极和第六晶体管的栅极输入第一扫描信号、向第四晶体管的栅极输入第二扫描信号、向第三晶体管的栅极输入第三扫描信号、向第二晶体管的漏极输入脉冲信号及向第六晶体管的漏极输入数据信号,所述第一扫描信号、第二扫描信号、第三扫描信号、脉冲信号和数据信号的每一周期的控制时序分为三个阶段进行,具体的控制时序如下:在第一阶段,第一扫描信号和第二扫描信号由低电平变为并保持第一高电平,第三扫描信号由第一高电平变为并保持低电平,脉冲信号由第二高电平变为并保持为地电位,数据信号由地电位变为并保持数据电位;在第二阶段,第一扫描信号保持第一高电平,脉冲信号保持地电位,数据信号保持数据电位,第二扫描信号变为并保持低电平,第三扫描信号保持低电平;在第三阶段,第一扫描信号变为并保持低电平,第二扫描信号保持低电平,第三扫描信号由低电平变为并保持第一高电平,脉冲信号变为并保持第二高电平,数据信号变为并保持地电位;所述数据电位小于地电位;或者所述第一晶体管、第二晶体管、第三晶体管为N沟道多晶硅薄膜晶体管,所述第四晶体管、第五晶体管和第六晶体管为P沟道多晶硅薄膜晶体管,所述第一扫描信号、第二扫描信号、第三扫描信号、脉冲信号和数据信号的每一周期的控制时序分为三个阶段进行,具体的控制时序如下:在第一阶段,第一扫描信号和第二扫描信号由第一高电平变为并保持低电平,第三扫描信号由第一高电平变为并保持低电平,脉冲信号由第二高电平变为并保持为地电位,数据信号由地电位变为并保持数据电位;在第二阶段,第一扫描信号保持低电平,脉冲信号保持地电位,数据信号保持数据电位,第二扫描信号变为并保持第一高电平,第三扫描信号保持低电平;在第三阶段,第一扫描信号变为并保持第一高电平,第二扫描信号保持第一高电平,第三扫描信号由低电平变为并保持第一高电平,脉冲信号变为并保持第二高电平,数据信号变为并保持地电位;所述数据电位小于地电位。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于四川虹视显示技术有限公司,未经四川虹视显示技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201510230853.9/,转载请声明来源钻瓜专利网。