[发明专利]用于数控边界插值器线性化的系统有效
申请号: | 201510280606.X | 申请日: | 2015-05-27 |
公开(公告)号: | CN105320070B | 公开(公告)日: | 2018-04-03 |
发明(设计)人: | 塞巴斯蒂安·西韦特;阿萨夫·本-巴萨特;奥菲尔·德刚尼;罗腾·巴宁 | 申请(专利权)人: | 英特尔IP公司 |
主分类号: | G05B19/41 | 分类号: | G05B19/41 |
代理公司: | 北京东方亿思知识产权代理有限责任公司11258 | 代理人: | 李晓冬 |
地址: | 美国加利*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及用于数控边界插值器线性化的系统。本申请对数字时间转换器(DTC)的插值器架构以及其他进行了讨论。在示例中,插值器可以包括插值器单元和保留单元,这些插值器单元和保留单元被配置为基于至少两个偏移时钟信号来提供插值后的输出。在某些示例中,示例插值器可以提供具有改善的抗干扰度的插值器输出的无竞争控制。 | ||
搜索关键词: | 用于 数控 边界 插值器 线性化 系统 | ||
【主权项】:
一种插值器,包括:第一插值器单元,所述第一插值器单元包括:第一反相器,所述第一反相器响应于第一输入信号的第一转换;第二反相器,所述第二反相器响应于第二输入信号的第一转换,其中,在所述第一输入信号和所述第二输入信号的落后状况的第一状态中,所述第二输入信号的所述第一转换相较于所述第一输入信号的所述第一转换进行了延迟;第一插值器单元输出,所述第一插值器单元输出耦合于所述第一反相器的输出和所述第二反相器的输出,所述第一插值器单元输出被配置为提供从所述第一输入信号和所述第二输入信号插值而来的输出信号;以及第一选择逻辑,所述第一选择逻辑被配置为:响应于所述第一输入信号的所述第一转换,启用所述第一反相器的第一晶体管电路;响应于所述第二输入信号的所述第一转换,启用所述第二反相器的第一晶体管电路;以及在所述第一输入信号或所述第二输入信号中的任一者的后续转换之前,禁用所述第一反相器的所述第一晶体管电路和所述第二反相器的所述第一晶体管电路,以防止所述第一反相器与所述第二反相器之间的竞争。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔IP公司,未经英特尔IP公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201510280606.X/,转载请声明来源钻瓜专利网。