[发明专利]一种可调零群延时电路在审
申请号: | 201510321564.X | 申请日: | 2015-06-12 |
公开(公告)号: | CN104852700A | 公开(公告)日: | 2015-08-19 |
发明(设计)人: | 不公告发明人 | 申请(专利权)人: | 王少夫 |
主分类号: | H03H7/42 | 分类号: | H03H7/42 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 233100 安徽省蚌埠*** | 国省代码: | 安徽;34 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及一种可调零群延时电路。该电路结构采用传输线、薄膜电阻、晶体管及串联RLC谐振电路实现。主要利用传输线的正群延时(PGD)与谐振单元的负群延时(PGD)特性相平衡,产生接近于零的群延时。本发明有效解决了大部分微波器件使用时由于产生正群延时,导致系统性能恶化的问题。并可根据具体需要,设定负群延时大小,实现可调功能。本电路结构适应性好,稳定性高。同时,本发明所采用的电路结构具有较宽的带宽,可在各种不同的频段实现零群时延功能,本发明可广泛应用于需要可调零群延时的相应频段系统中。 | ||
搜索关键词: | 一种 可调 延时 电路 | ||
【主权项】:
一种可调零群延时电路,其特征在于:包括交流电源,其输入阻抗为,输出阻抗为;输入端口1、输出端口2、微带线、晶体管、和串联谐振单元;其中微带线的一端与晶体管的门极相连接,晶体管的门极通过薄膜电阻接地;晶体管的漏极与串联谐振单元一端相连接,晶体管的源极接地;谐振单元另一端接地;输入端口1和输出端口2均接50 欧姆阻抗。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于王少夫,未经王少夫许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201510321564.X/,转载请声明来源钻瓜专利网。