[发明专利]用于防止存储器件的氧化物损害和残留物污染的方法有效

专利信息
申请号: 201510324161.0 申请日: 2015-06-12
公开(公告)号: CN105720011B 公开(公告)日: 2018-10-12
发明(设计)人: 吴常明;庄学理;刘世昌 申请(专利权)人: 台湾积体电路制造股份有限公司
主分类号: H01L27/11548 分类号: H01L27/11548;H01L27/11526;H01L27/11521;H01L21/28;H01L27/11531;H01L21/762
代理公司: 北京德恒律治知识产权代理有限公司 11409 代理人: 章社杲;李伟
地址: 中国台*** 国省代码: 中国台湾;71
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明涉及一种形成集成电路的方法。在一些实施例中,通过下列步骤来执行该方法:在衬底上方图案化第一掩蔽层,以在存储器单元区域处具有多个第一开口,并且在边界区域处具有多个第二开口。在多个第一开口内形成多个第一介电体,并且在多个第二开口内形成多个第二介电体。在第一掩蔽层以及多个第一介电体和多个第二介电体上方形成第二掩蔽层。去除位于存储器单元区域处的第一和第二掩蔽层,并且形成第一导电层,以填充多个第一介电体之间的凹槽。平坦化工艺降低了第一导电层的高度,并且去除了边界区域上方的第一导电层。本发明涉及用于防止存储器件的氧化物损害和残留物污染的方法。
搜索关键词: 用于 防止 存储 器件 氧化物 损害 残留物 污染 方法
【主权项】:
1.一种形成集成电路(IC)的方法,所述方法包括:在半导体衬底上方图案化第一掩蔽层,所述第一掩蔽层包括位于存储器单元区域处的多个第一开口和位于边界区域处的多个第二开口;在所述多个第一开口内形成多个第一介电体,并且在所述多个第二开口内形成多个第二介电体,其中,所述多个第一介电体和所述多个第二介电体延伸至所述半导体衬底内;在所述第一掩蔽层以及所述多个第一介电体和所述多个第二介电体上方形成第二掩蔽层;去除位于所述存储器单元区域处的所述第一掩蔽层和所述第二掩蔽层;形成第一导电层,所述第一导电层具有所述存储器单元区域处的第一部分和位于所述存储器单元区域外部的第二部分,所述第一部分填充所述多个第一介电体之间的凹槽,并且所述第二部分在所述第二掩蔽层上方延伸;以及实施平坦化,以降低所述第一部分的高度并且去除所述第一导电层的所述第二部分。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于台湾积体电路制造股份有限公司,未经台湾积体电路制造股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201510324161.0/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top