[发明专利]一种高速信号采集方法有效
申请号: | 201510336821.7 | 申请日: | 2015-06-17 |
公开(公告)号: | CN104902207B | 公开(公告)日: | 2018-03-30 |
发明(设计)人: | 邓伦兵;王红艳;段方杰 | 申请(专利权)人: | 四川特伦特科技股份有限公司 |
主分类号: | H04N5/765 | 分类号: | H04N5/765;H04N5/76 |
代理公司: | 北京天奇智新知识产权代理有限公司11340 | 代理人: | 杨春 |
地址: | 610041 四川省成都市高新*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供了一种高速信号采集方法,该方法包括由CPLD采集数字化后的视频图像数据,通过编码芯片将采集的数据进行编码压缩,然后再将编码压缩后的数据通过AGP总线传输给上位机,最后通过上位机对图像进行解压缩并显示。本发明提出了一种图像信号采集和处理方法,改善了信号传输存储速度,降低了对信道宽度以及存储空间大小的要求。 | ||
搜索关键词: | 一种 高速 信号 采集 方法 | ||
【主权项】:
一种高速信号采集方法,其特征在于,包括:由CPLD采集数字化后的视频图像数据,通过编码芯片将采集的数据进行编码压缩,然后再将编码压缩后的数据通过AGP总线传输给上位机,最后通过上位机对图像进行解压缩并显示;所述视频以帧为单位传输,采用隔行扫描,CPLD完成图像数据的接收后,经过格式变换及滤波将图像数据传输给编码芯片进行压缩;压缩打包完成后,将数据回传给CPLD,通过CPLD控制AGP总线接口时序,将数据最终上传给上位机;在编码芯片与CPLD之间设计两个队列缓冲;在CPLD内部IP核中创建内部队列,数据宽度为32位,采用了独立的读时钟和写时钟,数据达到半满时,半满标志位half_flag置1;数据达到满时,满标志full_flag置1;视频数据采集、处理完成之后,CPLD通过队列的满标志查看队列是否已满,如果未满,则将32位图像数据在写时钟的逻辑控制下写入到所述队列;将半满信号连接到编码芯片的中断引脚,半满信号置高,触发编码芯片的DMA进程,将队列中的图像数据读出;编码芯片先将源图像经过正向预处理后进行离散小波变换,然后对变换的小波系数进行量化处理和熵编码,最后将熵编码后获得的图像数据打包成压缩数据包输出;在解码过程中则按照压缩码流中提供的参数将编码过程进行逆向操作,最终将源图像重构还原出来;编码芯片通过外设接口将CPLD作为其外部存储空间,压缩后的数据通过DMA写到CPLD内部的另一个队列,半满信号触发CPLD内部读数进程,将数据读出,通过AGP总线上传到控制上位机;在采集与编码电路之间设计一组帧缓存电路;输入的视频数据流以帧为单位交替地写入两个不同的SDRAM存储单元,在写入其中一块SDRAM的同时,将另一块SDRAM中的数据读出,并送到数据编码单元进行运算;编码芯片接收到CPLD传输的图像数据后,以帧为单位交替写入两块SDRAM存储器;同时,数据被交替读出,输出给数据压缩单元进行编码。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于四川特伦特科技股份有限公司,未经四川特伦特科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201510336821.7/,转载请声明来源钻瓜专利网。
- 上一篇:基于电力通讯的多媒体智能终端
- 下一篇:一种图像处理方法、系统和图像采集设备