[发明专利]基于求和阵列的CDR中QC-LDPC并行编码器在审
申请号: | 201510346193.0 | 申请日: | 2015-06-20 |
公开(公告)号: | CN104980167A | 公开(公告)日: | 2015-10-14 |
发明(设计)人: | 张鹏 | 申请(专利权)人: | 荣成市鼎通电子信息科技有限公司 |
主分类号: | H03M13/11 | 分类号: | H03M13/11 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 264300 山*** | 国省代码: | 山东;37 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及一种解决CDR系统中四种不同码率QC-LDPC码并行编码的方案,其特征在于,所述系统的QC-LDPC码的并行编码器主要由寄存器、求和阵列、选择扩展器和b位二输入异或门四部分组成。本发明提供的QC-LDPC并行编码器兼容多码率,能在保持编码速度不变的条件下有效减少资源需求,具有控制简单、资源消耗少、功耗小、成本低等优点。 | ||
搜索关键词: | 基于 求和 阵列 cdr qc ldpc 并行 编码器 | ||
【主权项】:
一种适合于CDR系统采用的四种不同码率QC‑LDPC码的并行编码器,CDR是中国数字广播的英文简称,英文全称是China Digital Radio,QC‑LDPC码的生成矩阵G是由a×t个b×b阶循环矩阵Gi,j构成的阵列,其中,a、t和b皆为正整数,t=a+c,1≤i≤a,1≤j≤t,四种不同码率η分别是1/4、1/3、1/2、3/4,对于这四种不同码率QC‑LDPC码,均有t=36和b=256,四种不同码率对应的参数a分别是9、12、18、27,四种不同码率对应的参数c分别是27、24、18、9,四种a的最大公约数是u=3,a=ux,四种不同码率对应的参数x分别是3、4、6、9,F是由生成矩阵G后c块列中所有循环矩阵的首行构成的a×(b×c)阶块首行矩阵,F可视为由b×c个a维列向量组成的矩阵,F的第u×(ρ‑1)+1~u×ρ行构成了u×(b×c)阶子块首行矩阵Fρ,Fρ可视为由b×c个u维列向量构成的矩阵,其中,1≤ρ≤x,生成矩阵G对应码字v=(s,p),G的前a块列对应的是信息向量s,后c块列对应的是校验向量p,以b比特为一段,信息向量s被等分为a段,即s=(s1,s2,…,sa),第i段信息向量si=(si,1,si,2,…,si,b),校验向量p被等分为c段,即p=(p1,p2,…,pc),其特征在于,所述编码器包括以下部件:寄存器R1~Rt,寄存器R1~Ra用于缓存信息向量s=(s1,s2,…,sa),寄存器Ra+1~Rt用于计算和存储校验向量p=(p1,p2,…,pc);求和阵列,有7个输出端,它对并行输入的u位信息比特s1,k,s2,k,…,su,k进行组合求和,具体而言,是从中选取m个不同的元素进行模2加,其中,1≤k≤bx,1≤m≤u;选择扩展器M1~Mc,在求和阵列运算结果的基础上,根据码率η完成向量(s1,k,s2,k,…,su,k)与子块首行矩阵Fρ的并行乘法,其中,1≤ρ≤x,ρ=[(k‑1)/b]+1,符号[(k‑1)/b]表示不大于(k‑1)/b的最大整数;b位二输入异或门A1~Ac,Al将向量(s1,k,s2,k,…,su,k)与子块首行矩阵Fρ乘积的第l段b比特累加到寄存器Ra+l中,其中,1≤l≤c。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于荣成市鼎通电子信息科技有限公司,未经荣成市鼎通电子信息科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201510346193.0/,转载请声明来源钻瓜专利网。
- 上一篇:基于查找表的CDR中QC-LDPC并行编码器
- 下一篇:高分辨率模数转换器
- 同类专利
- 专利分类