[发明专利]基于ERC32处理器内存数据抗干扰的存储方法及系统在审

专利信息
申请号: 201510354852.5 申请日: 2015-06-23
公开(公告)号: CN104866387A 公开(公告)日: 2015-08-26
发明(设计)人: 朱琦;芮晔;林挺;王磊 申请(专利权)人: 上海航天测控通信研究所
主分类号: G06F11/10 分类号: G06F11/10
代理公司: 上海汉声知识产权代理有限公司 31236 代理人: 胡晶
地址: 200080 上海*** 国省代码: 上海;31
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明利用ERC32处理器的异常陷阱机制,将EDAC和三模冗余两个方法结合起来使用,软件定期刷新内存,如果出现一位翻转,则采用EDAC方式之间纠正错误,如果出现多位错误,则首先清除单元中的错误数据,并触发特定的异常复位,再通过三取二恢复数据,在底层程序实现上对每个数据统一三存三取,上层应用程序不必在使用每个数据前单独进行三取二,从而降低软件复杂程序,提高软件可靠性。
搜索关键词: 基于 erc32 处理器 内存 数据 抗干扰 存储 方法 系统
【主权项】:
一种基于ERC32处理器内存数据抗干扰的存储方法,包括:开始存储数据后:每隔一第一时间,将数据存储到RAM中应用程序变量表的三个不同的地址单元;直至所有数据均被存储到三个保持一定地址间隔的区域中;每隔一第二时间,对RAM中存入的数据进行刷新,并检测数据是否存在错误;若地址单元中的数据存在一位错,则通过EDAC纠正,再将纠正后的数据写回原地址单元;若地址单元中的数据存在多位错,则将该地址单元中的数据清零,复位处理器;每隔一第三时间或处理器被复位后,读取被存入同一数据的三个地址单元中的数据,将三个地址单元中的数据进行三取二的表决,将占多数的数据的数值覆盖写回占少数的数据的地址单元。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海航天测控通信研究所,未经上海航天测控通信研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201510354852.5/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top