[发明专利]一种基于宽口SRAM存储的高速AD数据PXI总线传输解析方法有效
申请号: | 201510400890.X | 申请日: | 2015-07-02 |
公开(公告)号: | CN105045752B | 公开(公告)日: | 2018-04-24 |
发明(设计)人: | 白月胜;曹淑玉;高长全 | 申请(专利权)人: | 中国电子科技集团公司第四十一研究所 |
主分类号: | G06F13/40 | 分类号: | G06F13/40;G06F13/42 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 266555 山东省*** | 国省代码: | 山东;37 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提出了一种基于宽口SRAM存储的高速AD数据PXI总线传输解析方法,通过PXI总线地址直接进行SRAM地址空间寻址译码和一次SRAM读取数据的多次读取选通判断处理,以利用地址译码与地址选通同步控制实现的方式进行,大大简化了数据处理流程中多个环节的协调处理过程,同时以地址直接译码寻址SRAM地址空间的方式巧妙解决了SRAM操作速率与PXI总线速率相匹配的问题,避免了SRAM读写时钟分离设计的麻烦和风险隐患,通过PXI地址直接选通读取一次SRAM的数据段位方式,减少了FPGA逻辑实现,同时也巧妙的能够与SRAM寻址相结合,实现PXI总线的直接SRAM宽口数据连续读取。 | ||
搜索关键词: | 一种 基于 sram 存储 高速 ad 数据 pxi 总线 传输 解析 方法 | ||
【主权项】:
一种基于宽口SRAM存储的高速AD数据PXI总线传输解析方法,其特征在于,包括以下步骤:步骤(1):对于已经存入SRAM中的N次高速AD采样数据的PXI总线读取传输解析过程,首先需依据SRAM数据总接口宽度K1、高速AD采样量化位宽K2、PXI总线数据接口宽度K3、SRAM地址总线宽度W2来确定PXI地址总线译码组成和PXI总线从SRAM中读取N次高速AD采样数据所实际需进行的读取次数NL;步骤(2):PXI总线实际需进行读取操作的次数NL确定后,则上位机主控单元通过PXI总线从已设定好的基地址开始,进行NL次连续遍历取数,依次获取NL个K3位宽的数据数组XNL;步骤(3):判断数据数组XNL是否需进行无用数据的剔除处理,是则对XNL进行无用数据剔除处理,并得到N5个含有有用AD数据的PXI读取的SRAM新数据数组XL;否则将数据数组XNL直接赋值给数据数组XL;步骤(4):对数据数组XL进行AD数据的分离处理,得到从SRAM中读取的N个高速AD采样数据数组X,X数据传给下一个流程进行其他信号分析处理,并返回步骤(1),等待下一批数据的传输解析处理。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国电子科技集团公司第四十一研究所,未经中国电子科技集团公司第四十一研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201510400890.X/,转载请声明来源钻瓜专利网。