[发明专利]高速串行器/解串器通道上的时分复用数据聚合有效
申请号: | 201510405908.5 | 申请日: | 2015-07-10 |
公开(公告)号: | CN105406931B | 公开(公告)日: | 2018-08-28 |
发明(设计)人: | 斯蒂芬·克吕克;阿明·亚赫;莱因霍德·霍费尔 | 申请(专利权)人: | 雅特生嵌入式计算有限公司 |
主分类号: | H04J3/02 | 分类号: | H04J3/02 |
代理公司: | 北京德琦知识产权代理有限公司 11018 | 代理人: | 柴德海;康泉 |
地址: | 美国亚*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本文公开高速串行器/解串器通道上的时分复用数据聚合。一种数字信号接口包括复用器,该复用器被耦接用于从微处理器、微控制器或现场可编程门阵列(FPGA)中至少一个接收多个数据信号,该复用器复用多个数据信号。该接口进一步包括串行器/解串器(SerDes)收发机,该串行器/解串器(SerDes)收发机被耦接用于接收所复用的多个数据信号,该SerDes收发机串行化所复用的多个数据信号并发送所串行化的多个数据信号。 | ||
搜索关键词: | 高速 串行 解串器 通道 时分 数据 聚合 | ||
【主权项】:
1.一种数字信号接口,包括:复用器,被耦接用于从对应的多个数字信号处理器(DSP)接收多个时分复用(TDM)数据信号,所述多个DSP包括位于电信处理设备的前板上的DSP阵列,所述前板经由背板连接至后部转换模块(ARTM),所述复用器复用所述多个TDM数据信号;其中由每个DSP输出的所述数据信号包括并行传递信号的多条输出信号线;以及串行器/解串器(SerDes)收发机,被耦接用于接收所复用的多个TDM数据信号,所述SerDes收发机将所复用的多个TDM数据信号串行化并将所串行化的多个数据信号发送至所述后部转换模块,所述后部转换模块包括接收所串行化的数据的时隙互换(TSI)交换机,其中,每个数据信号包括用于接收和发送所述并行数据信号的一对串行时钟信号和一对帧同步信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于雅特生嵌入式计算有限公司,未经雅特生嵌入式计算有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201510405908.5/,转载请声明来源钻瓜专利网。