[发明专利]适用双线性对密码芯片的协处理器实现方法在审

专利信息
申请号: 201510449533.2 申请日: 2015-07-28
公开(公告)号: CN106407631A 公开(公告)日: 2017-02-15
发明(设计)人: 顾海华;徐云秀 申请(专利权)人: 上海华虹集成电路有限责任公司
主分类号: G06F19/00 分类号: G06F19/00
代理公司: 上海浦一知识产权代理有限公司31211 代理人: 戴广志
地址: 201203 上海*** 国省代码: 上海;31
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种适用于双线性对密码芯片的协处理器实现方法,包括如下步骤输入s=29+28+26+24+23+1,p(t)=36t4+36t3+24t2+6t+1;输出(a(t)·b(t)+c(t)·d(t))·t-5mod p(t);步骤1.S=0;步骤2.从i=0到4循环;步骤2.1.q=-(S0+ai·b0+ci·d0);步骤2.2.S=(S+ai·b(t)+ci·d(t)+q·p(t))/t;步骤3.从i=0到3循环;步骤3.1.μ=Sidiv 2m,γ=Simod 2m-s·μ;步骤3.2.Si+1=Si+1+μ,Si=γ;步骤4.输出S。本发明能够加快双线性对的运算,提高运算速度,计算效率更高。
搜索关键词: 适用 双线 密码 芯片 处理器 实现 方法
【主权项】:
一种适用于双线性对密码芯片的协处理器实现方法,其特征在于:包括如下步骤:输入:a(t)=Σi=04ajti,b(t)=Σi=04biti,c(t)=Σi=04citi,]]>s=29+28+26+24+23+1,p(t)=36t4+36t3+24t2+6t+1;输出:(a(t)·b(t)+c(t)·d(t))·t‑5mod p(t);步骤1.S=0;步骤2.从i=0到4循环;步骤2.1.q=‑(S0+ai·b0+ci·d0);步骤2.2.S=(S+ai·b(t)+ci·d(t)+q·p(t))/t;步骤3.从i=0到3循环;步骤3.1.μ=Sidiv2m,γ=Simod2m‑s·μ;步骤3.2.Si+1=Si+1+μ,Si=γ;步骤4.输出S。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海华虹集成电路有限责任公司,未经上海华虹集成电路有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201510449533.2/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top