[发明专利]一种利用多核处理器的VPX背板在审
申请号: | 201510650750.8 | 申请日: | 2015-10-09 |
公开(公告)号: | CN105224500A | 公开(公告)日: | 2016-01-06 |
发明(设计)人: | 陈元春;江德智;王红艳 | 申请(专利权)人: | 四川特伦特科技股份有限公司 |
主分类号: | G06F15/16 | 分类号: | G06F15/16 |
代理公司: | 北京天奇智新知识产权代理有限公司 11340 | 代理人: | 杨春 |
地址: | 610041 四川省成都市高新*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明为了解决对于目前已经发展较为成熟的多核CPU的支持仍然不够的问题,提供了一种利用多核处理器的VPX背板,包括存储缓冲阵列、网络通信单元、数据编解码单元、数据加解密单元、图形图像信息处理单元、DDR3阵列、第一多核处理器和第二多核处理器。本发明为基于UNIX系统的视频服务器高速运行提供了更快速的VPX背板支持,并且能够根据用户的需要进行硬件重启,彻底清除因为一段长时间运行积累的各种存储和传输单元中的数据冗余和数据存储分配空间散乱产生的降低VPX背板数据处理速度的影响,进而充分发挥多核处理器的高速处理潜力。 | ||
搜索关键词: | 一种 利用 多核 处理器 vpx 背板 | ||
【主权项】:
一种利用多核处理器的VPX背板,其特征在于:包括存储缓冲阵列、网络通信单元、数据编解码单元、数据加解密单元、图形图像信息处理单元、DDR3阵列、第一多核处理器和第二多核处理器,所述第一多核处理器控制网络通信单元进行网络传输,控制数据编解码单元进行数据编码和解码,控制数据加解密单元进行数据的加密和解密,控制被解密和/或解码的数据传输到存储缓冲阵列,将该阵列中的数据传输到图形图像信息处理单元,所述图形图像信息处理单元降输出的显示信号输出到与该VPX背板连接的显示设备,所述DDR3阵列对VPX背板的各个组成单元进行中间数据的暂存,所述第二多核处理器作为图形图像信息处理单元的协处理单元。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于四川特伦特科技股份有限公司,未经四川特伦特科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201510650750.8/,转载请声明来源钻瓜专利网。