[发明专利]一种集成双频发卡器装置在审
申请号: | 201510661523.5 | 申请日: | 2015-10-14 |
公开(公告)号: | CN105279532A | 公开(公告)日: | 2016-01-27 |
发明(设计)人: | 王涌;甘少聪;李宏建 | 申请(专利权)人: | 浙江工业大学义乌科学技术研究院有限公司 |
主分类号: | G06K17/00 | 分类号: | G06K17/00 |
代理公司: | 杭州斯可睿专利事务所有限公司 33241 | 代理人: | 王利强 |
地址: | 322000 浙江省金华市义乌市*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种集成双频发卡器装置,包括微处理器STM32F101电路、电源电路、感应天线和读写电路、JTAG接口电路、STM32_ISP电路、RS232串口电路,所述的感应天线和读写电路包括13.56M读写卡模块ZLG522S和2.4G读写卡模块SHNM100,微处理器STM32F101通过读卡模块与外部射频应用交换数据,同时可通过RS232串口通路与上位机交换数据,TM32_ISP下载电路和JTAG电路起对下位机系统软件升级和调试,电源电路为读卡器所有部件进行供电。本发明提供一种高可靠性、能高效扩展的集成双频发卡器装置。 | ||
搜索关键词: | 一种 集成 双频 发卡 装置 | ||
【主权项】:
一种集成双频段射频发卡器装置,其特征在于:包括电源电路、微处理器电路、感应天线和读写电路、JTAG接口电路、STM32_ISP下载电路和RS232串口电路;所述电源电路包括+12V转+5V电源电路、+5V转+3V电源电路;所述微处理器电路包括基于ARM的32位处理器STM32F101、时钟信号发生电路、复位电路和双频发卡器配置电路,所述双频发卡器配置电路包括跳线接口J4、J5和J6,跳线接口J4、J5和J6一端分别与微处理器PB12、PB13、PB14连接,跳线接口J4、J5和J6的另一端接地;所述的微处理器电路包括基于ARM的32位处理器STM32F101、时钟信号发生电路、复位电路和双频发卡器配置电路,所述双频发卡器配置电路包括跳线接口J4、J5、J6,跳线接口J4、J5、J6一端分别与微处理器PB12、PB13、PB14连接,跳线接口J4、J5、J6的另一端接地,实现对发卡器有效配置;所述JTAG接口电路为发卡器调试接口,用于对下位机微处理器软件进行调试;所述STM32_ISP下载电路通过接口J2与外围电路相连;所述感应天线和读写电路包括13.56MHz读写卡模块ZLG522S、ZLG522ST型天线和2.4GHz读卡模块SHNM100;所述13.56MHz读写卡模块ZLG522S通过引脚RXD_TTL、TXD_TTL与微处理器进行串口数据通信,所述13.56MHz读写卡模块ZLG522S通过接口J3连接模块天线,所述2.4GHz读卡模块SHNM100与微处理器连接;所述RS232串口电路包括电平转换芯片MAX232和串口接口J7,所述的电平转换芯片MAX232将微处理器与上位机通信的TTL电平转化为RS232电平,所述电平转换芯片MAX232的11、12引脚分别与微处理器的USART3_TX、USART3_RX连接,分别作为微处理器与上位机通信的数据发送端口与接受端口。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于浙江工业大学义乌科学技术研究院有限公司,未经浙江工业大学义乌科学技术研究院有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201510661523.5/,转载请声明来源钻瓜专利网。