[发明专利]利用FPGA实现图像采集的方法有效

专利信息
申请号: 201510731774.6 申请日: 2015-11-02
公开(公告)号: CN105407274B 公开(公告)日: 2018-08-24
发明(设计)人: 刘华 申请(专利权)人: 深圳怡化电脑股份有限公司;深圳市怡化时代科技有限公司;深圳市怡化金融智能研究院
主分类号: H04N5/232 分类号: H04N5/232
代理公司: 深圳市深软翰琪知识产权代理有限公司 44380 代理人: 吴雅丽
地址: 518000 广东省深圳市南山*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明实施例提出了一种利用FPGA实现图像采集的方法,包括倍频步骤:利用FPGA内数字时钟管理单元DCM将外部时钟CLK提供的时钟信号CLK_SYS倍频为大于或等于2×CLK_SYS的高频时钟信号CLK_D;分频步骤:利用高频时钟信号CLK_D分频生成A/D转换器、图像传感器CIS所需时钟信号;图像采集步骤:利用高频时钟信号CLK_D完成图像采集整个回路中的全部时序控制及图像采集。本发明实施例将倍频后的高频时钟信号分频,采用同源同相的时钟信号进行时序控制和图像采集,数据采集快速有效、可靠;将采集的数据利用高频时钟信号CLK_D按照数据流的形式写入对应的RAM地址中,使数据排列也快速高效、可靠。
搜索关键词: 利用 fpga 实现 图像 采集 方法
【主权项】:
1.一种利用FPGA实现图像采集的方法,其特征在于,所述方法包括:倍频步骤:利用FPGA内数字时钟管理单元DCM将外部时钟CLK提供的时钟信号CLK_SYS倍频为大于或等于2×CLK_SYS的高频时钟信号CLK_D;分频步骤:利用高频时钟信号CLK_D分频生成A/D转换器、图像传感器CIS所需时钟信号;及图像采集步骤:利用高频时钟信号CLK_D完成图像采集整个回路中的全部时序控制及图像采集。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳怡化电脑股份有限公司;深圳市怡化时代科技有限公司;深圳市怡化金融智能研究院,未经深圳怡化电脑股份有限公司;深圳市怡化时代科技有限公司;深圳市怡化金融智能研究院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201510731774.6/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top