[发明专利]一种紧耦合异构多处理器数据交换缓存的实现方法在审
申请号: | 201510809896.2 | 申请日: | 2015-11-23 |
公开(公告)号: | CN105354153A | 公开(公告)日: | 2016-02-24 |
发明(设计)人: | 吴明晖;俞立呈 | 申请(专利权)人: | 浙江大学城市学院 |
主分类号: | G06F12/0806 | 分类号: | G06F12/0806;G06F12/0813 |
代理公司: | 浙江杭州金通专利事务所有限公司 33100 | 代理人: | 赵红英 |
地址: | 310015 浙*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种紧耦合异构多处理器数据交换缓存的实现方法。处理器间数据交换单元为元素,每个元素划分为多个固定长度的原子,采用核间共享的最后一级缓存的部分空间存储交换中的元素,各原子以任意数量、任意顺序在处理器和最后一级缓存间传输,并由最后一级缓存控制器维护各元素原子间存储顺序和空间。本发明避免处理器间临时数据交换引入不必要的访存带宽和内存空间占用,允许不同的处理器以最合适的访存模式访问交换的数据。并且由最后一级缓存控制器管理共享数据的空间使用,去除了各个处理器各自管理的负担。 | ||
搜索关键词: | 一种 耦合 异构多 处理器 数据 交换 缓存 实现 方法 | ||
【主权项】:
一种紧耦合异构多处理器数据交换缓存的实现方法,其特征在于包括以下步骤:1.1)处理器间数据交换单元为元素,每个元素划分为多个固定长度的原子;1.2)采用核间共享的最后一级缓存的部分空间存储交换中的元素;1.3)各原子以任意数量、任意顺序在处理器和最后一级缓存间传输;1.4)并由最后一级缓存控制器维护各元素原子间存储顺序和空间。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于浙江大学城市学院,未经浙江大学城市学院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201510809896.2/,转载请声明来源钻瓜专利网。
- 上一篇:具有多连杆式活塞-曲柄机构的内燃机
- 下一篇:路面清洁车辆
- 数据显示系统、数据中继设备、数据中继方法、数据系统、接收设备和数据读取方法
- 数据记录方法、数据记录装置、数据记录媒体、数据重播方法和数据重播装置
- 数据发送方法、数据发送系统、数据发送装置以及数据结构
- 数据显示系统、数据中继设备、数据中继方法及数据系统
- 数据嵌入装置、数据嵌入方法、数据提取装置及数据提取方法
- 数据管理装置、数据编辑装置、数据阅览装置、数据管理方法、数据编辑方法以及数据阅览方法
- 数据发送和数据接收设备、数据发送和数据接收方法
- 数据发送装置、数据接收装置、数据收发系统、数据发送方法、数据接收方法和数据收发方法
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置