[发明专利]一种基于FPGA的四口RAM在审
申请号: | 201510864403.5 | 申请日: | 2015-12-01 |
公开(公告)号: | CN105373494A | 公开(公告)日: | 2016-03-02 |
发明(设计)人: | 吕波;张涌;岳振;黄侃;石永彪 | 申请(专利权)人: | 中国科学院上海技术物理研究所 |
主分类号: | G06F13/16 | 分类号: | G06F13/16 |
代理公司: | 上海新天专利代理有限公司 31213 | 代理人: | 郭英 |
地址: | 200083 *** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种基于FPGA的四口RAM,四口RAM由一个双口RAM模块、四个缓存模块和两个控制模块构成。双口RAM的作用是作为四口RAM的存储实体;四个缓存模块是外部多处理器与双口RAM之间的数据传输中介层,每个缓存模块由三个FIFO构成,分别用于缓存外部多处理器的读或写信号、地址和数据;控制模块由有限状态机实现,并通过分时读取四个缓存模块,完成对双口RAM的读写操作,实现四口RAM功能。本发明结构对称,实现简单,成本低,满足大量数据的要求,并能实时高效地完成数据的传输与交换。 | ||
搜索关键词: | 一种 基于 fpga ram | ||
【主权项】:
一种基于FPGA的四口RAM,它包括一个双口RAM模块、四个缓存模块和两个控制模块,其特征在于:所述的四口RAM建立在FPGA芯片上,其中:所述的四个缓存模块,每个缓存模块由3个FIFO构成,分别为用于缓存外部多处理器读或写信号的命令FIFO、缓存地址的地址FIFO和缓存数据的数据FIFO,所述的四口RAM中双口RAM模块的两个端口和四个缓存模块输出端口的控制通过两个控制模块实现,所述的控制模块由有限状态机来实现,一个控制模块控制两个缓存模块的输出端口和其分时复用双口RAM的一个端口。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院上海技术物理研究所,未经中国科学院上海技术物理研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201510864403.5/,转载请声明来源钻瓜专利网。
- 上一篇:微型计算机
- 下一篇:一种存储操作系统的碎片整理方法及系统