[发明专利]一种适用于非理想电网情况下的软件锁相环在审
申请号: | 201510869378.X | 申请日: | 2015-11-30 |
公开(公告)号: | CN105356471A | 公开(公告)日: | 2016-02-24 |
发明(设计)人: | 周小杰;陈华森;陈静;蒋正凯 | 申请(专利权)人: | 安徽理工大学 |
主分类号: | H02J3/01 | 分类号: | H02J3/01;H02J3/38;H03L7/08 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 232001 *** | 国省代码: | 安徽;34 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开一种适用于非理想电网情况下基于级联正弦信号延时消除(Cascade Sine Signal Delay Cancellation,CSSDC)方法的增强型软件锁相环,简称CSSDC-PLL。CSSDC-PLL由CSSDC算子组成和PLL组成。本发明涉及到电网电压信号检测、分布式电源并网等技术领域。本发明针对非理想电网情况下,传统的基于dq同步旋转坐标系的PLL方法在追踪角度时会产生较大偏差,使变换器控制系统失去对功率信号的控制能力,并导致保护系统跳闸,甚至损坏并网变换器的问题。以CSSDC-PLL方法对传统的PLL方法进行改进。CSSDC算子对输入信号进行处理,消除其中的谐波分量,剩余“纯净”的信号输入PLL。因此,PLL的带宽可设置的很高,从而获得很好的系统动态性能,同时消除了谐波分量带来的稳态误差。本发明在谐波消除能力、瞬态响应速度等方面具有较优特性。 | ||
搜索关键词: | 一种 适用于 理想 电网 情况 软件 锁相环 | ||
【主权项】:
一种适用于非理想电网情况下的基于级联正弦信号延时消除方法的增强型软件锁相环,其特征在于由CSSDC算子组成和PLL组成。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于安徽理工大学,未经安徽理工大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201510869378.X/,转载请声明来源钻瓜专利网。