[发明专利]PIN二极管的时域等效电路模型及建模方法有效
申请号: | 201510872801.1 | 申请日: | 2015-12-02 |
公开(公告)号: | CN105303005A | 公开(公告)日: | 2016-02-03 |
发明(设计)人: | 王冬冬;邓峰;张崎;高岚 | 申请(专利权)人: | 中国舰船研究设计中心 |
主分类号: | G06F17/50 | 分类号: | G06F17/50 |
代理公司: | 湖北武汉永嘉专利代理有限公司 42102 | 代理人: | 胡建平 |
地址: | 430064 湖*** | 国省代码: | 湖北;42 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种PIN二极管的时域等效电路模型,包括四个子电路;子电路1描述了I层等效电路和PN结等效电路;子电路2和子电路3与子电路1中的PN结等效电路相结合,共同描述了PIN二极管电流与PN结压降之间的关系;子电路4和子电路1中的I层等效电路相结合,共同描述了PIN二极管电流与I层压降之间的关系。本发明还提供一种PIN二极管的时域等效电路模型的建模方法。本发明能够建立PIN二极管的时域暂态等效电路模型,该模型能反映出电荷存储效应的尖峰泄漏与恢复时间,从而较准确预测各类信号作用下PIN二极管的时域响应特征,为敏感电子信息设备射频前端电磁脉冲效应预测提供手段。 | ||
搜索关键词: | pin 二极管 时域 等效电路 模型 建模 方法 | ||
【主权项】:
一种PIN二极管的时域等效电路模型,其特征在于:包括四个子电路;子电路1包括封装电容Cpack,所述封装电容Cpack的一端与输入端P1连接,封装电容Cpack的另一端与输出端P2连接;封装电容Cpack的一端通过引线电感Lwire与电阻Rmin和受控电流源Gmod的串联连接后再与受控电流源Gdiode串联;所述电流受控源Gdiode与输出端P2连接;电阻Rmin和受控电流源Gmod相串联后再与电阻Rmax并联;结电容Cj串联于引线电感Lwire和输出端P2之间;子电路2包括受控电压源Ej,所述受控电压源Ej的负极接地,受控电压源Ej的正极依次与电压源vS1、二极管Dj串联后再接地;子电路3包括受控电压源Eq0,所述受控电压源Eq0的负极接地,受控电压源Eq0的正极与电压源vS2的负极连接,电压源vS2的正极与受控电流源Gr连接后接地;电压源vS2的负极与梯形RC网络连接;子电路4包括受控电流源Gqc,所述受控电流源Gqc的负极接地;受控电流源Gqc的正极与负载电阻Rqc的一端相连,负载电阻Rqc的另一端接地;电容Cqc与电阻Gqc并联。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国舰船研究设计中心,未经中国舰船研究设计中心许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201510872801.1/,转载请声明来源钻瓜专利网。