[发明专利]一种基于FPGA的串行视频信号时钟恢复系统及方法在审
申请号: | 201510881244.X | 申请日: | 2015-12-03 |
公开(公告)号: | CN106060425A | 公开(公告)日: | 2016-10-26 |
发明(设计)人: | 刘兴华;周潮义 | 申请(专利权)人: | 大连科迪视频技术有限公司 |
主分类号: | H04N5/268 | 分类号: | H04N5/268 |
代理公司: | 大连东方专利代理有限责任公司 21212 | 代理人: | 杨威;李洪福 |
地址: | 116023 辽宁省*** | 国省代码: | 辽宁;21 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种基于FPGA的串行视频信号时钟恢复系统及方法,所述系统包括输入信号处理单元、视频数据存储单元、视频图像处理单元以及串行数据输出驱动单元;输入信号处理单元对接收串行数字视频信号进行均衡和数据恢复处理,并将其转换成并行数字视频信号;视频数据存储单元按照预定义的视频帧帧数为单位逐帧存储并行数字视频信号;视频图像处理单元读取所述视频数据存储单元存储的并行数字视频信号,并对并行数字视频信号进行帧率转化处理;串行数据输出驱动单元连接所述视频图像处理单元,将并行数字视频信号转换为串行数字视频信号后驱动输送至后级信号处理器。本发明有效降低了信号抖动,保证了矩阵内部的数字串行视频信号的完整性。 | ||
搜索关键词: | 一种 基于 fpga 串行 视频信号 时钟 恢复 系统 方法 | ||
【主权项】:
一种基于FPGA的串行视频信号时钟恢复系统,其特征在于:包括输入信号处理单元、视频数据存储单元、视频图像处理单元以及串行数据输出驱动单元;所述输入信号处理单元,用以对接收串行数字视频信号进行均衡和数据恢复处理,并转换成并行数字视频信号后发送至视频数据存储单元;所述视频数据存储单元连接所述输入信号处理单元,用以按照预定义的视频帧帧数为单位逐帧存储所述并行数字视频信号;所述视频图像处理单元连接所述视频数据存储单元,用以读取所述视频数据存储单元存储的并行数字视频信号,并对所述并行数字视频信号进行帧率转化处理使得所述并行数字视频信号的帧率与所述预先设定的输出视频信号的帧率成一定比例关系;所述串行数据输出驱动单元连接所述视频图像处理单元,用以将并行数字视频信号转换为串行数字视频信号后驱动输送至后级信号处理器。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于大连科迪视频技术有限公司,未经大连科迪视频技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201510881244.X/,转载请声明来源钻瓜专利网。