[发明专利]一种可变速率1553B协议处理器电路及方法在审
申请号: | 201510924317.9 | 申请日: | 2015-12-11 |
公开(公告)号: | CN105553804A | 公开(公告)日: | 2016-05-04 |
发明(设计)人: | 廖寅龙;田泽;赵强;郭蒙;许宏杰;蔡叶芳 | 申请(专利权)人: | 中国航空工业集团公司西安航空计算技术研究所 |
主分类号: | H04L12/40 | 分类号: | H04L12/40 |
代理公司: | 西安智邦专利商标代理有限公司 61211 | 代理人: | 张倩 |
地址: | 710065 *** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及一种可变速率1553B协议处理电路及方法,包括时钟倍频电路、1553B协议处理电路以及配置模块,配置模块向时钟倍频电路配置输出时钟频率放大倍数N;时钟倍频电路接收频率固定的时钟信号CLK_IN,产生频率为N*CLK的倍频时钟信号,发送给1553B协议处理电路;其中CLK为1MHz总线波特率下,1553B协议处理电路需要的输入时钟。本发明采用通过配置1553B协议处理器的时钟输入的方式,实现不同速率的1553总线通讯速率,达到增大通信效率,减小平均通信延迟的目的。 | ||
搜索关键词: | 一种 可变 速率 1553 协议 处理器 电路 方法 | ||
【主权项】:
一种可变速率1553B协议处理电路,包括时钟倍频电路、1553B协议处理电路以及配置模块,所述配置模块向时钟倍频电路配置输出时钟频率放大倍数N;时钟倍频电路接收频率固定的时钟信号CLK_IN,产生频率为N*CLK的倍频时钟信号,发送给1553B协议处理电路;其中CLK为1MHz总线波特率下,1553B协议处理电路需要的输入时钟。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国航空工业集团公司西安航空计算技术研究所,未经中国航空工业集团公司西安航空计算技术研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201510924317.9/,转载请声明来源钻瓜专利网。
- 上一篇:基于信息池的信息传递机制
- 下一篇:一种异构航电网络和总线的数据实时接收方法