[发明专利]一种保证智能变电站保护跳闸可靠性的装置和方法在审

专利信息
申请号: 201510945548.8 申请日: 2015-12-16
公开(公告)号: CN105429094A 公开(公告)日: 2016-03-23
发明(设计)人: 许宗光;文继锋;陈勇;李响;李彦;赵玉灿;袁明;周强;李广华;顾浩;赵天恩;李德文 申请(专利权)人: 南京南瑞继保电气有限公司;南京南瑞继保工程技术有限公司
主分类号: H02H1/00 分类号: H02H1/00;H04L1/00;H04L1/22
代理公司: 南京纵横知识产权代理有限公司 32224 代理人: 董建林
地址: 211102 江*** 国省代码: 江苏;32
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种保证智能变电站保护跳闸可靠性的装置和方法,包括相连的主CPU和副CPU、相连的主FPGA和副FPGA,所述主FPGA和副FPGA均与保护装置的物理层相连,所述主CPU和副CPU均与被保护设备的状态监视数据输出端相连:其中,主CPU将处理结果发送给主FPGA,副CPU将处理结果发送给副FPGA,副FPGA接收到副CPU发送的信息后向主FPGA同步当前的信息;当主FPGA接收到跳闸信息时,则主FPGA对从主CPU获得的当前的跳闸信息与从副FPGA获得的当前的跳闸信息进行一致性比较,若一致,则主FPGA将从主CPU接收的信息发送至保护装置,否则,丢弃从主CPU接收的信息。提高保护装置防误能力,在硬件器件、单事件干扰(SEU)等失效情况下,确保装置不会由于未知错误导致一次设备误动作。
搜索关键词: 一种 保证 智能 变电站 保护 跳闸 可靠性 装置 方法
【主权项】:
一种保证智能变电站保护跳闸可靠性的装置,其特征在于,包括相连的主CPU和副CPU、相连的主FPGA和副FPGA,所述主FPGA和副FPGA均与保护装置的物理层相连,所述主CPU和副CPU均与被保护设备的状态监视数据输出端相连:其中,主CPU将处理结果发送给主FPGA,副CPU将处理结果发送给副FPGA,副FPGA接收到副CPU发送的信息后向主FPGA同步当前的信息;当主FPGA接收到跳闸信息时,则主FPGA对从主CPU获得的当前的跳闸信息与从副FPGA获得的当前的跳闸信息进行一致性比较,若一致,则主FPGA将从主CPU接收的信息发送至保护装置,否则,丢弃从主CPU接收的信息。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于南京南瑞继保电气有限公司;南京南瑞继保工程技术有限公司,未经南京南瑞继保电气有限公司;南京南瑞继保工程技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201510945548.8/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top