[实用新型]总线板卡有效
申请号: | 201520033145.1 | 申请日: | 2015-01-16 |
公开(公告)号: | CN204374953U | 公开(公告)日: | 2015-06-03 |
发明(设计)人: | 刘鑫 | 申请(专利权)人: | 北京普利永华科技发展有限公司 |
主分类号: | G06F13/40 | 分类号: | G06F13/40 |
代理公司: | 苏州市中南伟业知识产权代理事务所(普通合伙) 32257 | 代理人: | 李广 |
地址: | 100000 北京市海淀区*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型涉及一种总线板卡,包括一个以上收发装置,其中,收发装置包含了现场可编程门阵列、双端口、收发器电路和连接器,紧凑外设部件互连背板总线连接器通过外设部件互连总线与外设部件互连接口相连接,外设部件互连接口与一个以上收发装置的现场可编程门阵列分别相连接,外设部件互连接口通过控制信号与CPLD总线时序及译码逻辑模块相连接,CPLD线时序及译码逻辑模块与智能中央处理器相连接,CPLD总线时序及译码逻辑模块与所述一个以上收发装置的现场可编程门阵列分别相连接,每个FPGA分别一个连接双端口RAM和收发器电路,收发器电路与连接器相连接逻辑模块。该系统具有可靠性高、体积小、功耗低、图像压缩效率高、路数多等特点。 | ||
搜索关键词: | 总线 板卡 | ||
【主权项】:
一种总线板卡,其特征在于,包括:紧凑外设部件互连背板总线连接器、外设部件互连接口、复杂可编程逻辑器件总线时序及译码逻辑模块、智能中央处理器、一个以上收发装置,其中,收发装置包含了现场可编程门阵列、双端口、收发器电路和连接器,所述紧凑外设部件互连背板总线连接器通过外设部件互连总线与外设部件互连接口相连接,外设部件互连接口与一个以上收发装置的现场可编程门阵列分别相连接,外设部件互连接口通过控制信号与复杂可编程逻辑器件总线时序及译码逻辑模块相连接,复杂可编程逻辑器件总线时序及译码逻辑模块与智能中央处理器相连接,复杂可编程逻辑器件总线时序及译码逻辑模块与所述一个以上收发装置的现场可编程门阵列分别相连接,每个FPGA分别一个连接双端口RAM和收发器电路,收发器电路与连接器相连接。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京普利永华科技发展有限公司;,未经北京普利永华科技发展有限公司;许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201520033145.1/,转载请声明来源钻瓜专利网。