[实用新型]基于超短波电台的低杂散高速转换的频合电路有效
申请号: | 201520072663.4 | 申请日: | 2015-02-02 |
公开(公告)号: | CN204481796U | 公开(公告)日: | 2015-07-15 |
发明(设计)人: | 王渊;贾新成;张俊安;程小琰;李哲 | 申请(专利权)人: | 中兵宇丰通信科技(北京)有限公司;中国北方工业公司 |
主分类号: | H03L7/18 | 分类号: | H03L7/18 |
代理公司: | 四川君士达律师事务所 51216 | 代理人: | 芶忠义 |
地址: | 100070 北*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型公开了一种基于超短波电台的低杂散高速转换的频合电路,包含以下组成部分:直接数字频率合成器、低通滤波电路、鉴相器、环路滤波电路、压控振荡电路、温补晶振电路、FPGA、电平转换电路、缓冲放大电路。本实用新型是基于直接数字频率合成技术和基于锁相环技术的一种低杂散高速转换的频合电路。本实用新型设计合理,集成度高,能够在30~90MHz频段内产生杂散小、高分辨率、快速转换的射频信号。非常适合30~90MHz频段内超短波电台使用。 | ||
搜索关键词: | 基于 超短波 电台 低杂散 高速 转换 电路 | ||
【主权项】:
一种基于超短波电台的低杂散高速转换的频合电路,其特征在于,包含以下组成部分:直接数字频率合成器、低通滤波电路、鉴相器、环路滤波电路、压控振荡电路、温补晶振电路、FPGA、电平转换电路、缓冲放大电路,温补晶振电路一路输出连接至鉴相器作为基准时钟信号,另一路输出连接至FPGA作为时钟信号输入;频率码输入至FPGA,FPGA的一路输出连接至直接数字频率合成器作为分频比控制信号输入,一路输出连接至鉴相器作为鉴相系数输入,一路输出连接至电平转换电路作为VCO控制信号输入;直接数字频率合成器输出连接至低通滤波电路,经低通滤波电路输出至鉴相器作为参考时钟输入;鉴相器输出连接至环路滤波电路;环路滤波电路输出连接至压控振荡电路控制压控振荡电路的变容二极管微调频率;电平转换电路输出连接至压控振荡电路作为VCO分段控制信号输入;压控振荡电路输出连接至功率分配电路作为射频信号输入;功率分配电路一路输出至直接数字频率合成器作为反馈信号输入,直接数字频率合成器根据FPGA输入的分频比对反馈信号分频,构成锁相环路,一路输出至缓冲放大电路,经缓冲放大电路缓冲放大后输出作为功放收发本振信号,一路输出至缓冲放大电路,经缓冲放大电路缓冲放大后输出作为功放收发本振信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中兵宇丰通信科技(北京)有限公司;中国北方工业公司,未经中兵宇丰通信科技(北京)有限公司;中国北方工业公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201520072663.4/,转载请声明来源钻瓜专利网。