[实用新型]阵列基板驱动电路有效
申请号: | 201520420414.X | 申请日: | 2015-06-16 |
公开(公告)号: | CN204706325U | 公开(公告)日: | 2015-10-14 |
发明(设计)人: | 胡中艺;翁祖伟;吴锦坤;田栋协;胡君文;谢志生;苏君海;李建华 | 申请(专利权)人: | 信利(惠州)智能显示有限公司 |
主分类号: | G09G3/32 | 分类号: | G09G3/32 |
代理公司: | 广州华进联合专利商标代理有限公司 44224 | 代理人: | 吴平 |
地址: | 516000 广东省惠州市仲*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型涉及一种阵列基板驱动电路,包括若干个阵列基板行驱动单元,所述阵列基板行驱动单元包括若干晶体管、第一电容、第二电容、第三电容、输入端、第一时钟信号端、第二时钟信号端、第三时钟信号端、高电平输入端、低电平输入端和输出端,若干所述晶体管包括:第一晶体管至第十一晶体管。上述阵列基板驱动电路,通过设计GOA单元,提高了GOA信号的饱和度,提高了GOA驱动信号的稳定性能,降低了GOA单元电路的噪音,使其分别给每一行的像素电路提供必需稳定的GOA信号。 | ||
搜索关键词: | 阵列 驱动 电路 | ||
【主权项】:
一种阵列基板驱动电路,包括若干个阵列基板行驱动单元,其特征在于,所述阵列基板行驱动单元包括若干晶体管、第一电容、第二电容、第三电容、输入端、第一时钟信号端、第二时钟信号端、第三时钟信号端、高电平输入端、低电平输入端和输出端,若干所述晶体管包括:第一晶体管至第十一晶体管;所述第一晶体管的源极连接所述输入端、栅极连接所述第一时钟信号端;所述第二晶体管的源极连接所述第三时钟信号端、栅极连接所述输入端;所述第三晶体管的源极连接所述低电平输入端、栅极连接所述第三时钟信号端、所述第三晶体管的漏极连接所述第二晶体管的漏极;所述第四晶体管的源极连接所述第一时钟信号端、栅极连接所述第一晶体管的漏极;所述第五晶体管的源极连接所述第二时钟信号端、栅极连接所述第四晶体管的栅极、漏极通过所述第一电容连接所述第五晶体管的栅极;所述第六晶体管的源极连接所述低电平输入端、栅极连接所述第四晶体管的源极、漏极连接所述第四晶体管的漏极并通过所述第二电容连接所述第六晶体管的源极;所述第七晶体管的源极连接所述高电平输入端、栅极连接所述第五晶体管的栅极;所述第八晶体管的栅极连接所述第六晶体管的漏极、漏极连接所述第七晶体管的漏极;所述第九晶体管的源极连接所述低电平输入端、栅极连接所述第三晶体管的漏极并通过第三电容连接所述第九晶体管的源极、漏极连接所述第八晶体管的源极;所述第十晶体管的源极连接所述高电平输入端、栅极连接所述第八晶体管的漏极、漏极连接所述输出端;所述第十一晶体管的源极连接所述低电平输入端、栅极连接所述第七晶体管的栅极、漏极连接所述第十晶体管的漏极。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于信利(惠州)智能显示有限公司,未经信利(惠州)智能显示有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201520420414.X/,转载请声明来源钻瓜专利网。
- 上一篇:一种基于声纹识别的LBS系统
- 下一篇:校园广告宣传栏