[实用新型]基于可逆逻辑的8421BCD码同步十进制加/减法计数器有效
申请号: | 201520548685.3 | 申请日: | 2015-07-27 |
公开(公告)号: | CN204794967U | 公开(公告)日: | 2015-11-18 |
发明(设计)人: | 李龙;古天龙;常亮;徐周波;孟瑜 | 申请(专利权)人: | 桂林电子科技大学 |
主分类号: | H03K23/72 | 分类号: | H03K23/72 |
代理公司: | 桂林市华杰专利商标事务所有限责任公司 45112 | 代理人: | 杨雪梅 |
地址: | 541004 广西*** | 国省代码: | 广西;45 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型公开了一种基于可逆逻辑的8421BCD码同步十进制加/减法计数器,包括4个基于可逆逻辑构造的可逆主从JK触发器及5个过渡模块,该4个可逆主从JK触发器及5个过渡模块按照各个输入端、输出端间的相互引用关系进行级联,同时将各个可逆主从JK触发器的输出CP端、输入CP端依次级联得到8421BCD码同步十进制加/减法计数器。本实用新型能量损耗较低,并能够在进一步显著降低系统功耗及电路实现代价的基础上实现加法计数/减法计数功能;主从JK触发器不存在空翻现象,抗干扰性能好,工作速度快;逻辑电路具有电路简洁、布局规整、易于构造的优点,同时还具有自启动功能。 | ||
搜索关键词: | 基于 可逆 逻辑 8421 bcd 同步 十进制 减法 计数器 | ||
【主权项】:
基于可逆逻辑的8421BCD码同步十进制加/减法计数器,其特征在于:包括4个基于可逆逻辑构造的可逆主从JK触发器及5个过渡模块,其中所述可逆主从JK触发器由10个Peres门和1个NOT门级联而成,该4个可逆主从JK触发器RL_msJK_0,RL_msJK_1,RL_msJK_2和RL_msJK_3的输入端分别表示为J0、K0、J1、K1、J2、K2、J3、K3,输入向量分别为(J0,K0,CP)、(J1,K1,CP)、(J2,K2,CP)、(J3,K3,CP);输出向量分别为
所述5个过渡模块分别为J1、K1、J2、K2、J3;可逆主从JK触发器RL_msJK_0的输入端中的J0、K0均置为1,输出端
与过渡模块K1的输入端级联,同时输出信号
可逆主从JK触发器RL_msJK_1的输入端中J1与过渡模块J1的输出端级联,K1与过渡模块K1的输出端级联;输出端中
与过渡模块J2的输入端级联,
与过渡模块K2的输入端级联;可逆主从JK触发器RL_msJK_2的输入端中J2与过渡模块J2的输出端级联,K2与过渡模块K2的输出端级联;输出端
与过渡模块J3的输入端级联;可逆主从JK触发器RL_msJK_3的输入端中J3与过渡模块J3的输出端级联,K3具有与K1完全相同的逻辑表示,因此直接借助过渡模块K1中的1个Feynman门引出K1即可得到;输出端中
与过渡模块J1的输入端级联,
与过渡模块J2的输入端级联;原始CP输入信号引入RL_msJK_0中的CP输入端,RL_msJK_0中的CP输出端与RL_msJK_1中的CP输入端相连接,RL_msJK_1中的CP输出端与RL_msJK_2中的CP输入端相连接,RL_msJK_2中的CP输出端与RL_msJK_3中的CP输入端相连接;所述计数器的最终输出信号
分别从过渡模块J2、J3、J2及可逆主从JK触发器RL_msJK_0输出。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于桂林电子科技大学,未经桂林电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201520548685.3/,转载请声明来源钻瓜专利网。
- 上一篇:一种补气血药酒
- 下一篇:一种抗干扰能力强的定时器电路