[实用新型]嵌入式系统中的时统系统有效

专利信息
申请号: 201520549966.0 申请日: 2015-07-27
公开(公告)号: CN205050133U 公开(公告)日: 2016-02-24
发明(设计)人: 刘月;何代钦;李亿博;宋海明 申请(专利权)人: 北京国基科技股份有限公司
主分类号: G06F13/38 分类号: G06F13/38
代理公司: 北京亿腾知识产权代理事务所 11309 代理人: 陈霁
地址: 100085 北京市*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 实用新型实施例涉及一种嵌入式系统中的时统系统,包括:时钟信号发生模块将授时信息封装为IRIG-B时间码,发送给处理模块;处理模块将IRIG-B时间码进行解码,得到参考时钟信号,并根据参考时钟信号对嵌入式系统的本地时钟进行修正,得到基准时钟信号,并采用串行协议SRIO将基准时钟信号处理为SRIO协议包,发送给SRIO输出模块;SRIO输出模块接收SRIO协议包,对SRIO协议包进行解析,确定SRIO协议包的目的地址,并将SRIO协议包发送给相应的系统终端,使得系统终端对接收到的SRIO协议包进行解析得到基准时钟信号,并相应设置系统终端的时钟,从而使得嵌入式系统中的多个系统终端的时钟同步。
搜索关键词: 嵌入式 系统 中的
【主权项】:
一种嵌入式系统中的时统系统,其特征在于,所述时统系统包括:时钟信号发生模块、处理模块和串行协议SRIO输出模块;所述时钟信号发生模块,与所述处理模块相连接;所述时钟信号发生模块将授时信息封装为靶场仪器组B型格式IRIG‑B时间码,发送给所述处理模块;所述处理模块,与所述SRIO输出模块相连接;所述处理模块将所述IRIG‑B时间码进行解码,得到参考时钟信号,并根据所述参考时钟信号对所述嵌入式系统的本地时钟进行修正,得到基准时钟信号;所述处理模块采用串行协议SRIO将所述基准时钟信号处理为SRIO协议包,并发送给所述SRIO输出模块;所述SRIO输出模块,与所述嵌入式系统中的多个系统终端分别相连接;所述SRIO输出模块接收所述SRIO协议包,对所述SRIO协议包进行解析,确定所述SRIO协议包的目的地址,并将所述SRIO协议包发送给相应的系统终端,使得所述系统终端对接收到的SRIO协议包进行解析得到所述基准时钟信号,并根据所述基准时钟信号相应设置所述系统终端的时钟,从而使得所述嵌入式系统中的多个系统终端的时钟同步。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京国基科技股份有限公司,未经北京国基科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201520549966.0/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top