[实用新型]基于FPGA的超高速局部放电信号检测网络设备有效
申请号: | 201520829790.4 | 申请日: | 2015-10-23 |
公开(公告)号: | CN205067675U | 公开(公告)日: | 2016-03-02 |
发明(设计)人: | 李煜;穆群生;邓俊杰 | 申请(专利权)人: | 成都芯程科技有限责任公司 |
主分类号: | G01R31/12 | 分类号: | G01R31/12 |
代理公司: | 成都顶峰专利事务所(普通合伙) 51224 | 代理人: | 赵正寅 |
地址: | 610000 四川省*** | 国省代码: | 四川;51 |
权利要求书: | 暂无信息 | 说明书: | 暂无信息 |
摘要: | 本实用新型公开了基于FPGA的超高速局部放电信号检测网络设备。包括用于采集模拟局放信号的模数转换AD芯片,与模数转换AD芯片的输出端连接的FPGA芯片,与FPGA芯片连接的PHY芯片,PHY芯片通过千兆以太RJ45网络接口与PC机连接,模数转换AD芯片的输入端还连接有时钟芯片,该时钟芯片的输入端与FPGA芯片的输出端连接,模数转换AD芯片的输入端也与FPGA芯片的输出端连接。本实用新型以FPGA为核心实现局部放电信号的采集、储存与计算,优化了系统的设计,降低了上位机数据处理的要求和限制;通过FPGA的RAM阵列设计和千兆以太网传输技术,达到千兆比特每秒的全速率数据传输能力。本实用新型的数据处理速率高,在低成本、小尺寸、低功耗、系统集成和维护等方面,均有显著提高。 | ||
搜索关键词: | 基于 fpga 超高速 局部 放电 信号 检测 网络设备 | ||
【主权项】:
基于FPGA的超高速局部放电信号检测网络设备,其特征在于,包括用于采集模拟局放信号的模数转换AD芯片,输入端与模数转换AD芯片的输出端连接的FPGA芯片,与FPGA芯片连接的PHY芯片,PHY芯片通过千兆以太RJ45网络接口与PC机连接,模数转换AD芯片的输入端还连接有时钟芯片,该时钟芯片的输入端与FPGA芯片的输出端连接,模数转换AD芯片的输入端也与FPGA芯片的输出端连接。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于成都芯程科技有限责任公司,未经成都芯程科技有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201520829790.4/,转载请声明来源钻瓜专利网。