[实用新型]一种S波段雷达系统频率源有效
申请号: | 201520942485.6 | 申请日: | 2015-11-23 |
公开(公告)号: | CN205176262U | 公开(公告)日: | 2016-04-20 |
发明(设计)人: | 陆田心;朱金中;郭伟;王德奇 | 申请(专利权)人: | 无锡市雷华科技有限公司 |
主分类号: | G01S7/02 | 分类号: | G01S7/02 |
代理公司: | 无锡华源专利商标事务所(普通合伙) 32228 | 代理人: | 林弘毅;聂汉钦 |
地址: | 214125 *** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型公开了一种S波段雷达系统频率源,包括DDS及接口控制模块、频综模块。DDS及接口控制模块包括FPGA核心控制模块、接口控制电路、DDS电路、时钟控制电路、RS422接口电路;接口控制电路实现TTL单端输入/输出信号的控制;DDS电路实现脉冲波形产生;时钟控制电路实现输入基准时钟的控制;RS422接口电路实现与外部的数据通信。频综模块包括基准源电路、上变频链路、控制电路;基准源电路产生DDS时钟信号;上变频链路输出发射激励信号;控制电路接收外部电源经DC-DC转换后输送给各电路。本实用新型具有极宽的频率范围,良好的寄生抑制性能,较高的输出频谱纯度,极高的频率分辨率,可产生调频、调幅等波形而且输出频率易于控制。 | ||
搜索关键词: | 一种 波段 雷达 系统 频率 | ||
【主权项】:
一种S波段雷达系统频率源,其特征在于:包括DDS及接口控制模块、频综模块;所述DDS及接口控制模块包括FPGA核心控制模块、接口控制电路、DDS电路、时钟控制电路、RS422接口电路,用于波形产生与接口控制;所述FPGA核心控制模块分别与所述接口控制电路、DDS电路、时钟控制电路、RS422接口电路相连接,用于RS422通信的UART控制、TTL单端输入信号的信号采集、TTL单端输出信号的状态控制、输入基准时钟FPGA_CLK的控制,以及通过DDS控制器控制DDS芯片产生波形,输出线性调频信号;所述接口控制电路包括TTL单端输入接口、TTL单端输出接口、信号采集模块、AGC/跳频控制器,所述TTL单端输入接口接收16路TTL单端输入信号,通过所述信号采集模块送入FPGA核心控制模块,完成TTL单端输入信号的采集;FPGA核心控制模块通过所述AGC/跳频控制器令所述TTL单端输出接口输出16路TTL单端输出信号,完成TTL单端输出信号的控制;所述DDS电路包括DDS芯片、DDS控制器,所述DDS控制器接收FPGA核心控制模块的控制信号,控制所述DDS芯片实现波形的产生,输出180MHz带宽最大11MHz的线性调频信号;所述时钟控制电路包括时钟控制器,所述时钟控制器接收100MHz的基准时钟FPGA_CLK信号,送入FPGA核心控制模块,完成输入基准时钟FPGA_CLK的控制;所述RS422接口电路包括RS422接口、URAT控制器,所述RS422接口包括2路RS485‑4W/RS422信号,通过所述URAT控制器连接到FPGA核心控制模块,完成RS422通信的UART控制,实现DDS及接口控制模块与外部的数据通信;所述频综模块包括基准源电路、上变频链路、控制电路;所述基准源电路采用直接合成技术通过倍频器产生1000MHz的DDS时钟信号;所述上变频链路采用超外差混频技术和间接频率合成技术,使所述DDS及接口控制模块产生的180MHz基带信号与PLL产生的3180MHz±80MHz的本振信号经混频、滤波、调制、放大后输出3000MHz±80MHz的发射激励信号;所述控制电路接收外部电源经DC‑DC转换后输送给各电路,同时通过接口传输TTL信号进行PLL跳频以及开关的控制。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于无锡市雷华科技有限公司,未经无锡市雷华科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201520942485.6/,转载请声明来源钻瓜专利网。
- 上一篇:一种精密可编程延时电路
- 下一篇:一种超短基线换能器的连接装置