[实用新型]一种A型延时低压漏电保护器专用集成电路有效
申请号: | 201521137617.4 | 申请日: | 2015-12-31 |
公开(公告)号: | CN205283092U | 公开(公告)日: | 2016-06-01 |
发明(设计)人: | 刘军 | 申请(专利权)人: | 浙江朗威微系统有限公司 |
主分类号: | H02H3/26 | 分类号: | H02H3/26;H02H3/05;H02H3/027 |
代理公司: | 浙江永鼎律师事务所 33233 | 代理人: | 陆永强 |
地址: | 310012 浙江省杭州市西湖区文一西*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型延时电路中延时器的PR脚和PC脚分别连接电阻R1和电容C1来设置充放电时间,PC脚内部放电电阻R2并联NMOS管,通过NMOS管的栅极控制端即通过MODE脚的电平来选择不同放电模式;毫伏级漏电信号IN1、IN2电压抬升若干倍后再经由放大电路中的三级差分运算放大器将差分信号放大并输出为差分放大输出信号OA;集成电路的外部供电电压VCC经由电阻分压,由过压检测电路中迟滞电压比较器采样该分压并作为输入信号Vop与基准电压源和稳压电源的参考电压Vref进行比较来判断是否过压;差分放大输出信号OA与基准电压源和稳压电源的参考电压Vref通过延时电路中的电压比较器进行比较来判断漏电信号是否有效。 | ||
搜索关键词: | 一种 延时 低压 漏电 保护 专用 集成电路 | ||
【主权项】:
一种A型延时低压漏电保护器专用集成电路,其特征在于所述集成电路包括放大电路、延时电路、过电压检测电路、复位电路、稳压电源、基准电压源、振荡器、计数器、锁存器和SCR驱动器,其中延时电路中延时器的PR脚和PC脚分别连接电阻R1和电容C1来设置充放电时间,PC脚内部放电电阻R2并联NMOS管,NMOS管的栅极控制端设置成模式选择MODE脚,通过MODE脚的电平来选择不同放电模式;毫伏级漏电信号IN1、IN2电压抬升若干倍后再经由放大电路中的三级差分运算放大器将差分信号放大并输出为差分放大输出信号OA,差分放大输出信号OA外接电容滤除干扰,防止市电干扰引起跳闸误动作;过电压检测电路中,集成电路的外部供电电压VCC经由电阻分压,迟滞电压比较器采样该分压并作为输入信号Vop与基准电压源和稳压电源的参考电压Vref进行比较,当输入信号Vop分压高于参考电压Vref时,迟滞电压比较器输出为高电平,无论漏电信号是否存在,迟滞电压比较器均触发SCR驱动器动作,SCR驱动器的输出端OS为高电平;当输入信号Vop分压低于参考电压Vref时,迟滞电压比较器输出为低电平,此时SCR驱动器的OS输出只与漏电信号有关;由差分放大输出信号OA与基准电压源和稳压电源的参考电压Vref通过延时电路中的电压比较器进行比较,当差分放大输出信号OA电压低于参考电压Vref时,延时电路中的电压比较器输出为低电平,此时延时电路的DLY脚为放电状态,延时比较器无输出,SCR驱动器不动作,其输出端OS为低电平;当差分放大输出信号OA电压高于参考电压Vref时,延时电路中的电压比较器输出为高电平,此时延时电路的DLY脚为充电状态,DLY脚对外接的电容充电,待DLY脚电压上升至高于参考电压Vref时,延时比较器输出高电平IN3,延时器电路中PC脚外接的电容C1开始充电;然后PC脚电压与参考电压Vref通过延时器中的电压比较器进行比较:当PC脚电压低于参考电压Vref时,延时器中的电压比较器输出低电平;待PC脚电压上升至高于参考电压Vref时,延时器中的电压比较器输出高电平CountEn,SCR驱动器动作,其输出端OS为高电平,同时锁存器锁存输出状态且内部计数器开始计数,计数器的计数周期为30毫秒,在30毫秒计数期间锁存器锁存的输出状态不变,待计数完成后锁存器接收延时比较器的输出结果并依据锁存内容决定OS状态。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于浙江朗威微系统有限公司,未经浙江朗威微系统有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201521137617.4/,转载请声明来源钻瓜专利网。
- 上一篇:一种铁路配电系统的谐波滤波装置
- 下一篇:一种电缆放线装置