[发明专利]宽带占空比校正电路有效

专利信息
申请号: 201580030412.2 申请日: 2015-05-15
公开(公告)号: CN106416070B 公开(公告)日: 2018-02-06
发明(设计)人: S·斯里达尔;V·斯里尼瓦桑 申请(专利权)人: 高通股份有限公司
主分类号: H03K5/156 分类号: H03K5/156
代理公司: 上海专利商标事务所有限公司31100 代理人: 周敏
地址: 美国加利*** 国省代码: 暂无信息
权利要求书: 查看更多 说明书: 查看更多
摘要: 占空比校正电路(100)包括上升沿可变延迟电路(150)和下降沿可变延迟电路(105)。每个延迟电路的可变延迟取决于(150、105的共用输入处的)未校正时钟信号的未校正占空比被占空比校正电路(100)校正为具有期望占空比的经校正时钟信号(145输出)。
搜索关键词: 宽带 校正 电路
【主权项】:
一种占空比校正电路,包括:用于将未校正时钟信号延迟为第一经延迟信号的下降沿可变延迟电路;用于将所述第一经延迟信号反相为经反相的第一经延迟信号的第一反相器;用于将所述未校正时钟信号延迟为第二经延迟信号的上升沿可变延迟电路;用于将所述第二经延迟信号反相为经反相的第二经延迟信号的第二反相器;以及脉冲发生器,其被配置成响应于所述第一经延迟信号和所述经反相的第一经延迟信号而将输出节点电压脉冲调节至电源电压,所述脉冲发生器被进一步配置成响应于所述第二经延迟信号和所述经反相的第二经延迟信号而将所述输出节点电压脉冲调节至接地,其中所述脉冲发生器包括第一对开关、第二对开关、第三对开关和第四对开关,并且其中所述第一对开关被串联连接在承载所述输出节点电压的输出节点与电源节点之间,所述第二对开关被串联连接在所述输出节点与地之间,所述第三对开关耦合在所述输出节点与所述电源节点之间,以及所述第四对开关耦合在所述输出节点与地之间。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于高通股份有限公司,未经高通股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201580030412.2/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top