[发明专利]半导体集成电路装置的制造方法及半导体集成电路装置有效

专利信息
申请号: 201580055287.0 申请日: 2015-10-06
公开(公告)号: CN107148668B 公开(公告)日: 2018-11-09
发明(设计)人: 谷口泰弘;川嶋泰彦;葛西秀男;樱井良多郎;品川裕;奥山幸祐 申请(专利权)人: 株式会社佛罗迪亚
主分类号: H01L21/8247 分类号: H01L21/8247;H01L21/336;H01L27/10;H01L27/115;H01L29/788;H01L29/792
代理公司: 北京海智友知识产权代理事务所(普通合伙) 11455 代理人: 吴京顺;张倩
地址: 日本国*** 国省代码: 日本;JP
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供一种半导体集成电路装置的制造方法及半导体集成电路装置,其中,在实施用以形成周边电路区域(ER2)的逻辑栅极(G5、G6)的光掩膜工序时,也能够同时对存储器电路区域(ER1)的环绕导电层(Ga、Gb)进行分断,由此能够形成被电隔离的第一选择栅极(G2a、G2b)和第二选择栅极(G3a、G3b),因此即使在形成能够独立控制的第一选择栅极(G2a、G2b)和第二选择栅极(G3a、G3b)时,也无需在仅用于加工现有的存储器电路区域的专用光掩膜工序上,额外增加仅用于加工存储器电路区域(ER1)的专用光掩膜工序,相应地能够降低制造成本。
搜索关键词: 半导体 集成电路 装置 制造 方法
【主权项】:
1.一种半导体集成电路装置的制造方法,所述半导体集成电路装置包括:存储器电路区域,在所述存储器电路区域形成有存储器单元,所述存储器单元形成于漏区域和源区域之间,在所述存储器单元中,配置有具有第一选择栅极的第一选择栅构造体、具有第二选择栅极的第二选择栅构造体以及在所述第一选择栅构造体和所述第二选择栅构造体之间夹着侧壁隔片配置的存储器栅构造体;周边电路区域,在所述周边电路区域形成有周边电路的逻辑栅构造体,所述半导体集成电路装置的制造方法的特征在于,包括:侧壁隔片形成工序,在所述存储器电路区域形成依次层叠有下部栅绝缘膜、电荷存储层、上部栅绝缘膜及存储器栅极的所述存储器栅构造体后,以覆盖所述存储器栅构造体的方式形成所述侧壁隔片;导电层形成工序,在形成有所述存储器栅构造体的所述存储器电路区域、和所述周边电路区域,依次层叠栅绝缘膜和导电层;导电层图案化工序,使所述周边电路区域的整个表面的所述导电层照原样残留的同时,通过对所述存储器电路区域的所述导电层进行回蚀,由此形成沿所述侧壁隔片周边环绕所述存储器栅极的侧壁形状的环绕导电层;栅极形成工序,利用通过光掩膜被图案化的抗蚀剂,其中,所述抗蚀剂在所述周边电路区域覆盖将形成所述逻辑栅构造体的部分,在所述存储器电路区域覆盖除了与去除一部分所述环绕导电层相对应的开口部以外的整个表面,对所述周边电路区域的所述导电层进行图案化处理,由此在所述栅绝缘膜上形成所述逻辑栅构造体的逻辑栅极,同时去除所述存储器电路区域中的一部分所述环绕导电层以使所述环绕导电层分断,由此形成所述第一选择栅极和与所述第一选择栅极电隔离的所述第二选择栅极。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于株式会社佛罗迪亚,未经株式会社佛罗迪亚许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201580055287.0/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top