[发明专利]用于众核处理的快速同步屏障的技术有效
申请号: | 201580061900.X | 申请日: | 2015-11-11 |
公开(公告)号: | CN107209698B | 公开(公告)日: | 2020-09-29 |
发明(设计)人: | A·D·罗宾森 | 申请(专利权)人: | 英特尔公司 |
主分类号: | G06F9/52 | 分类号: | G06F9/52 |
代理公司: | 上海专利商标事务所有限公司 31100 | 代理人: | 姬利永 |
地址: | 美国加利*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 用于多线程化同步的技术包括具有众核处理器的计算设备。每个处理器核包括多个硬件线程。由处理器核执行的硬件线程进入同步屏障并与由同一处理器核执行的其他硬件线程同步。在同步之后,所述硬件线程与可能由不同处理器核执行的源硬件线程同步。可以利用所有硬件线程的n路混洗来分配所述源硬件线程,其中,n是每个处理器核的硬件线程数。所述硬件线程与由同一处理器核执行的其他硬件线程重新同步。所述硬件线程与所述源硬件线程以及由同一处理器核执行的所述其他硬件线程交替同步,直到所有硬件线程都已同步。所述计算设备可以降低在所述同步屏障以上的布尔值。本文还描述和请求了其他实施例。 | ||
搜索关键词: | 用于 处理 快速 同步 屏障 技术 | ||
【主权项】:
一种用于多线程化同步的计算设备,所述计算设备包括:线程管理模块,所述线程管理模块用于通过由所述计算设备的第一处理器核执行的第一线程进入同步屏障;局部屏障模块,所述局部屏障模块用于响应于进入所述同步屏障而通过所述第一线程与由所述计算设备的所述第一处理器核执行的第一多个线程同步;以及远程屏障模块,所述远程屏障模块用于响应于与所述第一多个线程同步而通过所述第一线程与由所述计算设备的第二处理器核执行的第二线程同步;其中,所述局部屏障模块进一步用于响应于与所述第二线程同步而通过所述第一线程与所述第一多个线程重新同步。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201580061900.X/,转载请声明来源钻瓜专利网。